реклама на сайте
подробности

 
 
> Три Nios II в одном "флаконе", размещение трех МК в одной FPGA
maksya
сообщение Dec 4 2006, 18:02
Сообщение #1


Местный
***

Группа: Свой
Сообщений: 253
Регистрация: 28-08-04
Из: Ленинград
Пользователь №: 562



Задача - запихать в одну FPGA'шку три NiosII. Сейчас усердно знакомлюсь с литературой по теме. Просто может кто-то поспособствует ускорению процесса и поделится советом - с какой стороны удара граблей ожидать? Будет ли им там тесно?

Допустим откидываем проблему нехватки логических ячеек, памяти и ног I/O. Основной вопрос пока, наверное, в организации процесса отладки этих процессоров.

Идельным вариантом было бы описание опыта работы с похожей конфигурацией.


--------------------
Лень - это не врожденное чувство русского человека, а средство борьбы с неуемной, но бестолковой энергией начальника.
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
iosifk
сообщение Dec 5 2006, 09:06
Сообщение #2


Гуру
******

Группа: Модераторы
Сообщений: 4 011
Регистрация: 8-09-05
Из: спб
Пользователь №: 8 369



Цитата(maksya @ Dec 4 2006, 18:02) *
Задача - запихать в одну FPGA'шку три NiosII. Сейчас усердно знакомлюсь с литературой по теме. Просто может кто-то поспособствует ускорению процесса и поделится советом - с какой стороны удара граблей ожидать? Будет ли им там тесно?

Допустим откидываем проблему нехватки логических ячеек, памяти и ног I/O. Основной вопрос пока, наверное, в организации процесса отладки этих процессоров.

Идельным вариантом было бы описание опыта работы с похожей конфигурацией.

Имею вопросы:
1. Какие частоты нужны для процессора?
2. Какие задачи решают процессоры?
3. Все три процессора имеют одинаковые задачи и они одинаковые или у них есть различие?
4. Имеют ли они общую память и как организован арбитраж.
5. Если у процессоров задачи разные, то может быть для них не нужны Ниосы?


--------------------
www.iosifk.narod.ru
Go to the top of the page
 
+Quote Post
Postoroniy_V
сообщение Dec 5 2006, 13:49
Сообщение #3


МедвеД Инженер I
****

Группа: Свой
Сообщений: 816
Регистрация: 21-10-04
Пользователь №: 951



Цитата(iosifk @ Dec 5 2006, 09:06) *
Цитата(maksya @ Dec 4 2006, 18:02) *

Задача - запихать в одну FPGA'шку три NiosII. Сейчас усердно знакомлюсь с литературой по теме. Просто может кто-то поспособствует ускорению процесса и поделится советом - с какой стороны удара граблей ожидать? Будет ли им там тесно?

Допустим откидываем проблему нехватки логических ячеек, памяти и ног I/O. Основной вопрос пока, наверное, в организации процесса отладки этих процессоров.

Идельным вариантом было бы описание опыта работы с похожей конфигурацией.

Имею вопросы:
1. Какие частоты нужны для процессора?
2. Какие задачи решают процессоры?
3. Все три процессора имеют одинаковые задачи и они одинаковые или у них есть различие?
4. Имеют ли они общую память и как организован арбитраж.
5. Если у процессоров задачи разные, то может быть для них не нужны Ниосы?

biggrin.gif так эта...у автора топика наверняка такие же вопросы возникли(4 и 5), смысл у него же переспрашивать?
или у вас есть ответы на 4 и 5?

от себя могу добавить для отладки удобно пользоваться Codelab лежит на фтп


--------------------
Cogito ergo sum
Go to the top of the page
 
+Quote Post
Stewart Little
сообщение Dec 5 2006, 14:09
Сообщение #4


Лентяй
******

Группа: Свой
Сообщений: 2 203
Регистрация: 11-10-04
Из: Санкт-Петербург
Пользователь №: 843



Про разделяемые ресурсы и арбитраж : http://www.altera.com/literature/tt/tt_nio...or_tutorial.pdf

Простейший пример : http://www.altera.com/literature/tt/hello_world_multi.c


--------------------
Чтобы слова не расходились с делом, нужно молчать и ничего не делать...
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 20th July 2025 - 10:57
Рейтинг@Mail.ru


Страница сгенерированна за 0.01421 секунд с 7
ELECTRONIX ©2004-2016