Нет, это тоже не кактит. Речь шла об одном режиме а их будет много. В общем в голову пришла такая структура от куда и появляются вопросы.
в схеме будет стоять 4 KSZ8841-32, на каждые 2 KSZ8841-32 будет стоять DSP TMS320VC5502, между двумя DSP будет стоять FPGA c буферами для обмена между двумя сетями.
Вопросы.
1) какая реальная пропускная способность KSZ8841-32 ? пропускает ли она FULL DUPLEX 200 Mb/s ? 2) какая реальная пропускная способность ее интерфейса ? судя по ее таймингам Асинхронный режим - примерно 110 нс чтение что на 32 битной шине примерно 60 MB/s 85 нс запись что на 32 битной шине примерно 89 MB/s
В синхронном режиме написано что макс. частота BCLK = 50 МГц, но также на шине присутствуют сигналы которые могут тормозить шину, но несказанно на сколько, отсюда вопрос какая реальная пропускная способность в этом режиме ? Походу может кто подскажет где взять спецификации на EISA и VL BUS ?
3) доступ к регистрам реализован банками и 4 битами адреса, в микросхеме А1-А15 адресов зачем столько ? нигде не смог про это прочитать.
3) в режиме VL BUS burst mode (DATACSN = 0) происходит пакетный обмен, при этом декодер адреса игнорируется, я так понимаю при записи - запись происходит напрямую в TX FIFO, а при чтении - читается из RX FIFO ? или обмен происходит по последнему записанному адресу ?
4) допускается ли мультиплексирование режимов синхронный/асинхронный ?
|