Цитата(Major @ Feb 18 2007, 08:51)

Поиском не нашел.
Для простоты картины:
Последовательное согласование только на сигнале DQS.
Последовательное сопротивление для простоты 0402 (длина больше чем 100мил).
Все линии данных - микрополоски и выровнены с точностью 20мил, и все проходят на одно слое.
Вопрос: При выравнивании длины линии DQS как учитывать резистор?
Варианты:
1. Идеальный резистор, с нулевой длиной и нужным сопротивлением.
2. Резистор с нужным сопротивлением и эквивалентный такой-то длине микрополоска на плате.
Как правильно?
Хм, а как так получилось что резистор только на DQS? Обычно все цепи в byte lane однородные, ну разве что DM выпадает иногда. Вы достаточно уверены что без этого резистора на DQS нельзя обойтись? Резистор плох еще тем что у него есть контактные площадки, что вносит некоторую сосредоточенную емкость, которая также повлияет на распространение сигнала.
Я бы промоделировал (я так понимаю Вы тоже пользуетесь HL) с резистором и без него, и потом внес в остальные цепи полученную задержку удлинением этих цепей. Плохо что тут уже значительно может влиять разброс параметров PCB, поскольку компенсируются разнородные факторы. Емкость via я таким образом не рискнул компенсировать, к тому же в некоторых аппнотах по DDR/DDR2 четко указано использовать одинаковое количество vias на всех трассах byte lane.