реклама на сайте
подробности

 
 
> Fast Ethernet на FPGA без использования PHY, разработка устройства сопряжения с ETHERNET на CycloneII без использов
NeuroMan
сообщение Mar 8 2007, 14:50
Сообщение #1





Группа: Новичок
Сообщений: 2
Регистрация: 2-05-06
Из: Муром
Пользователь №: 16 702



Есть острая необходимость разработать устройство на CycloneII для организации обмена информацией с PC используя Fast Ethernet интерфейс.Сложность в том что устройство военного назначения и имеются ограничения на применение иностранной элементной базы.Из разрешённого только CycloneII, поэтому нет возможности использовать иностранные трансиверы (типа LXT972).В связи с этим вопросы:
1)возможно ли произведя минимальные действия над сигналом, ввести его в ПЛИС и уже там произвести последующую обработку(дескремблирование,дешифрацию 4B/5B)?
2)если это возможно, то какие преобразования необходимы, используя отечественные элементы?
3)обязательно ли использование ФАПЧ для выделения синхросигнала, или существуют другие способы?
Может быть кто-нибудь уже решал подобные задачи. Заранее благодарен.
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
Krys
сообщение Mar 23 2007, 09:43
Сообщение #2


Гуру
******

Группа: Свой
Сообщений: 2 002
Регистрация: 17-01-06
Из: Томск, Россия
Пользователь №: 13 271



Цитата(NeuroMan @ Mar 8 2007, 17:50) *
1)возможно ли произведя минимальные действия над сигналом, ввести его в ПЛИС и уже там произвести последующую обработку(дескремблирование,дешифрацию 4B/5B)?
Возможно! Сам сейчас занимаюсь аналогичной задачей для gigabit ethernet на stratix II. Дескремблер делается элементарно, ресурсов очень немного. Декодер 4b/5b - тоже достаточно простой. Может, даже готовая корка есть где-то. На 8b/10b я применяю готовую корку. Ресурсов тоже немного расходуется.
Go to the top of the page
 
+Quote Post
Doka
сообщение Apr 16 2007, 17:44
Сообщение #3


Electrical Engineer
******

Группа: СуперМодераторы
Сообщений: 2 163
Регистрация: 4-10-04
Пользователь №: 778



Цитата(Krys @ Mar 23 2007, 10:43) *
Код
1)возможно ли произведя минимальные действия над сигналом, ввести его в ПЛИС и уже там произвести последующую обработку(дескремблирование,дешифрацию 4B/5B)?


Возможно! Сам сейчас занимаюсь аналогичной задачей для gigabit ethernet на stratix II. Дескремблер делается элементарно, ресурсов очень немного. Декодер 4b/5b - тоже достаточно простой. Может, даже готовая корка есть где-то. На 8b/10b я применяю готовую корку. Ресурсов тоже немного расходуется.

может на дескремблер и всякие 8b/10b ресурсов надо мизер ,а для демодуляции PAM-5 в ПЛИС решения какие-то есть?..

похоже что для Eth1000 проще поставить внешний PHY и не заморачиваться на всякие эквализации, эхоподавления, предкомпенсации, восстановления тактовой, cверточные кодеры/декодеры, etc..


--------------------
Блог iDoka.ru
CV linkedin.com/in/iDoka
Sources github.com/iDoka


Never stop thinking...........................
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 23rd July 2025 - 18:55
Рейтинг@Mail.ru


Страница сгенерированна за 0.01381 секунд с 7
ELECTRONIX ©2004-2016