2 udofun
Так, все-таки, что имелось ввиду под "синхронной схемой"? И режим какой ПЗ или ГОС?
Попытаюсь объяснить к чему вопросы. Я работаю (пока) только с Xilinx - есть некоторый опыт реализации криптоалгоритмов. Хотелось бы выянить, насколько Altera или что-то еще пригодно для данного вида приложений.
Немного посчитаем. В Вашем проекте 10МГц * 8 байт ~ 78МБайт/c. Очень хорошая производительность - мои 66 МГц и 34 такта отдыхают (~15МБайт/с). Но место!!! В моем проекте в XC2S300E таких ядер живет три штуки и еще место остается. Так возможно ли какое-то компромиссное решение на Altera, например?
--------------------
Дурак, занимающий высокий пост, подобен человеку на вершине горы - все ему кажется маленьким, а всем остальным кажется маленьким он сам. /Законы Мерфи/
|