В общем, у меня схемы К561ИП2 (в даташите написано, что мощность 200 мВт, задержка типовая 100нс), дешифратор 1564ИД3 (мощность не указана, задержка 40 нс) и две К561ЛА7 (мощность 300 мВт, задержка 60 нс)
Схема такая: сначала два числа сравниваются, потом, если на шине адреса выставлен нужный адрес, то открываются ЛА7, и сигнал идет дальше. (две микросхемы, т.к. показания дешифратора нужно инвертировать)
Алсо, динамические потери учитывать вроде не надо...
И еще вопрос: нормально ли подавать на вход логического элемента +5 В через сопротивление 1к? или это много/мало?
Сообщение отредактировал anon - Jan 7 2008, 14:10
|