реклама на сайте
подробности

 
 
> Оптимизация потребления ПЛИС, стиль описания
per_aspera_ad_as...
сообщение Apr 24 2008, 12:20
Сообщение #1


Участник
*

Группа: Участник
Сообщений: 27
Регистрация: 26-01-08
Из: Гусь-Хрустальный - Владимир
Пользователь №: 34 452



Возникла проблема - кристалл заполнился, и ядро (FGA Virtex 2Pro) начало потреблять около 6А. Самое время ( smile.gif ) подумать об оптимизации не как обычно занимаемого ресурса и частоты работы, а потребления!

Из мат.части знаем что КМОП логика потребляет только в момент переключения. Возникает вопрос, как грамотно описывать устройство, чтобы его потребление минимизировалось? Интересно, сколько потребляют встроенные умножители и блоки памяти и как правильно с точки зрения потребления с ними работать?

Возникала у кого нибудь подобная задача?


--------------------
За беспокойство не беспокойтесь.
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
rv3dll(lex)
сообщение Apr 25 2008, 06:28
Сообщение #2


Полное ничтожество
*****

Группа: Banned
Сообщений: 1 991
Регистрация: 20-03-07
Из: Коломна
Пользователь №: 26 354



в DCM создать клоки отличные от шинного - более низкие - и использовать их.

продумать стыковки с шиной
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 27th June 2025 - 14:16
Рейтинг@Mail.ru


Страница сгенерированна за 0.01377 секунд с 7
ELECTRONIX ©2004-2016