"Можно ли исходя из этого сделать вывод что и сигналы управления должны иметь активный стан логический ноль?
И еще, по поводу наводок понятно, но только,например, тригеры у Xilinx имеют активное состояние сброса "1". И синтезатор, если делать по Вашему, поставит инвертор. Где тогда тут устойчивость к наводкам? " Все выше сказанное скорее относится к внешним по отношению к ПЛИС сигналам на печатной плате. Действительно от кристалла к кристаллу желательно иметь сигналы ресет и управления активными в нуле. Внутри кристалла что ноль, что единица, лично я по опыту разницы не заметил.
|