|
Скоростной ввод данных, CycloneII 250MHz |
|
|
|
 |
Ответов
|
Jul 10 2008, 10:18
|
Знающий
   
Группа: Свой
Сообщений: 961
Регистрация: 28-11-05
Пользователь №: 11 489

|
Цитата(_Anatoliy @ Jul 10 2008, 09:22)  Вы хотите формировать тактовый сигнал для АЦП с помощью PLL FPGA?У клока будет довольно большой джиттер,Вас это устраивает?Вы оценивали его влияние?Какая полоса частот входного сигнала?Какой SNR Вы хотите иметь на выходе АЦП? Да, такты на ADC с FPGA. Но это не обсуждается, это как данность, потому что уже всё сделано именно так. Вообщем устраивает. А вот способ получения 250MHz из 25-ти и с наименьшим джиттером можно пообсуждать. Ибо есть варианты. 250 = 25*10/1 или 25*20/2 или 25*30/3 или 25*40/4 И есть предположение что при увеличении коэффициента делителя джиттер PLL тоже поделится. Так?
--------------------
В действительности всё не так, как на самом деле.
|
|
|
|
Сообщений в этой теме
slog Скоростной ввод данных Jul 8 2008, 06:58 AndriAno Цитата(slog @ Jul 8 2008, 09:58) Видятся ... Jul 8 2008, 07:05 slog На входе 32 бита, но по моему это не имеет принцип... Jul 8 2008, 08:09 DmitryR Цитата(slog @ Jul 8 2008, 10:58) 1 - по к... Jul 8 2008, 08:24 slog На входе 250 МГц не DDR. Jul 8 2008, 08:57 DmitryR Цитата(slog @ Jul 8 2008, 12:57) На входе... Jul 8 2008, 09:31  sazh Цитата(DmitryR @ Jul 8 2008, 13:31) Я бы ... Jul 8 2008, 10:35 bve А организовать два банка памяти и писать в них с ч... Jul 8 2008, 15:32
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0
|
|
|