реклама на сайте
подробности

 
 
> Active-HDL simulator, проблема
eteP
сообщение Aug 2 2005, 12:23
Сообщение #1


Участник
*

Группа: Свой
Сообщений: 50
Регистрация: 24-06-04
Пользователь №: 166



Сталкнулся с такой проблемой в Active-HDL симуляторе.
Написал компонент на VHDL. Хочу его прогнать в тайменг симуляции.
Синтезирую с XST ставлю опцию добавить входные выходные буфера. (Xilinx Specific -> Add I/O Buffers). Дальше в Implementation Options -> Translate -> Create I/O Pads from Ports и использую Default UCF File.
После Implementation получаю файл TIME_SIM.VHD.
Запускаю на симуляцию, прикручиваю стимулы к входным сигналам.
Ставлю на вход данных все 1-ки, на выходе входного триггера вижу ХХХХХ.

Тот же файл симулирую в модельсиме, все нормально.
Ну надоело туда сюда переключаться, в чем может быть проблема?
Может кто сталкивался
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
eteP
сообщение Aug 5 2005, 10:51
Сообщение #2


Участник
*

Группа: Свой
Сообщений: 50
Регистрация: 24-06-04
Пользователь №: 166



Я так понимаю, что ни кто тайминг симуляцию с помощью софта от альдека не делает?
Go to the top of the page
 
+Quote Post
Santiago
сообщение Aug 9 2005, 10:49
Сообщение #3





Группа: Новичок
Сообщений: 7
Регистрация: 13-01-05
Из: С-Петербург
Пользователь №: 1 928



Цитата(eteP @ Aug 5 2005, 14:51)
Я так понимаю, что ни кто тайминг симуляцию с помощью софта от альдека не делает?
*


Было у меня, тоже самое,
даже тему поднимал, зимой вроде.
То же самое, с тестбенчем работает (кое-как), с стимулусами через waveform - одни ХХХХ
Причем если модель делать в Foundation 4 - все работает как нада.

С проблемой так и не разобрался, ушел вообще на моделсим.
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 6th September 2025 - 10:06
Рейтинг@Mail.ru


Страница сгенерированна за 0.01396 секунд с 7
ELECTRONIX ©2004-2016