реклама на сайте
подробности

 
 
> проектирование ВЧ дизайнов на ФПГА, дерево клоков
des00
сообщение Aug 11 2005, 04:18
Сообщение #1


Вечный ламер
******

Группа: Модераторы
Сообщений: 7 248
Регистрация: 18-03-05
Из: Томск
Пользователь №: 3 453



Добрый день господа!
Изучение документации и анализ результатов работы разводчика показал что задержки тактового сигнала, по дереву клоков представляют собой определенную проблему.
Если на дереве сидит много потребителей (а в синхронном дезайне это практически все тригеры), то в каком случае перекос фазы клока будет представлять проблему ?
как можно его оценить ? (догадываюсь что анализом tsetup/thold, но как в анектоте доказать, пока, немогу).
Если, при большой занятости площади кристала будет задействованны 4 фапч, на входы которых будет подана опорная частота, а на выходе будет одна и таже (по величине) в этом случае проект будет одноклоковым или нет ?
или опорная частота будет подана на 4 модуля деления частоты (PSMD у виртекса 4 ) то в этом случае как ?

ЗЫ Сильно не пинайте если что smile.gif.
Заранее спасибо за ответ.


--------------------
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
3.14
сообщение Aug 15 2005, 07:26
Сообщение #2


Их либе дих ...
******

Группа: СуперМодераторы
Сообщений: 2 010
Регистрация: 6-09-04
Из: Russia, Izhevsk
Пользователь №: 609



Цитата(des00 @ Aug 11 2005, 07:18)
Если на дереве сидит много потребителей (а в синхронном дезайне это практически все тригеры), то в каком случае перекос фазы клока будет представлять проблему ?
как можно его оценить ? (догадываюсь что анализом tsetup/thold, но как в анектоте доказать, пока, немогу).

Сложности могут возникать в случаях когда тактовая сидит не на глобальном буфере (этого лучше не допускать), если все-таки в качестве тактового сигнала использованы локальные линии, тогда надо указать констрейн MAXSKEW (если хотите и MAXDELAY), механизма оптимального определения его нет, так что на "шару".

Цитата(des00 @ Aug 11 2005, 07:18)
Если, при большой занятости площади кристала будет задействованны 4 фапч, на входы которых будет подана опорная частота, а на выходе будет одна и таже (по величине) в этом случае проект будет одноклоковым или нет ?
или опорная частота будет подана на 4 модуля деления частоты (PSMD у виртекса 4 ) то в этом случае как ?

Если не найдете способ синхронизации фаз этих сигналов, у Вас получается четырехклоковый дезайн sad.gif , соответсвенно если не примите меры - словите метастабильность sad.gif.


--------------------
Усы, борода и кеды - вот мои документы :)
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 31st July 2025 - 10:02
Рейтинг@Mail.ru


Страница сгенерированна за 0.0137 секунд с 7
ELECTRONIX ©2004-2016