реклама на сайте
подробности

 
 
> Распределенная память на FPGA Altera, часть 2
files
сообщение Nov 23 2008, 11:05
Сообщение #1


Участник
*

Группа: Участник
Сообщений: 21
Регистрация: 30-04-08
Пользователь №: 37 189



Подобная тема уже была, но закрылась.

Интересует информация в контексте этого сообщения:
Цитата
Нет распределённого озу. Тригеры можно использовать как ячейки памяти, но это слишком жирно.


Задача состоит в следующем:
необходимо иметь возможность, двоичную матрицу n*n, где n – порядка 20-30, загружать в триггеры LE. И чтобы при этом двоичные значения геометрически располагались, так же как и в матрице. Ну и возможность выгрузить при необходимости эту матрицу (считать значения с триггеров LE) из FPGA.

Возможно ли вообще такое в условиях отсутствия возможности явного обращения к LE и LAB? Может есть какие мегафункции для подобных действий?
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
Mc_off
сообщение Nov 23 2008, 11:11
Сообщение #2


Местный
***

Группа: Свой
Сообщений: 263
Регистрация: 2-01-07
Из: Ростовская область
Пользователь №: 24 044



Цитата(files @ Nov 23 2008, 14:05) *
И чтобы при этом двоичные значения геометрически располагались, так же как и в матрице.


Что имеется в виду ?
вы ведь их глазом всё равно не увидите... и под микроскопом - тоже wink.gif

Что мешает создать память с однобитной шиной данных и log_2(n)+log_2(n) битной шиной адреса ?

Сообщение отредактировал Mc_off - Nov 23 2008, 11:14
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 30th July 2025 - 11:37
Рейтинг@Mail.ru


Страница сгенерированна за 0.01377 секунд с 7
ELECTRONIX ©2004-2016