реклама на сайте
подробности

 
 
> Распределенная память на FPGA Altera, часть 2
files
сообщение Nov 23 2008, 11:05
Сообщение #1


Участник
*

Группа: Участник
Сообщений: 21
Регистрация: 30-04-08
Пользователь №: 37 189



Подобная тема уже была, но закрылась.

Интересует информация в контексте этого сообщения:
Цитата
Нет распределённого озу. Тригеры можно использовать как ячейки памяти, но это слишком жирно.


Задача состоит в следующем:
необходимо иметь возможность, двоичную матрицу n*n, где n – порядка 20-30, загружать в триггеры LE. И чтобы при этом двоичные значения геометрически располагались, так же как и в матрице. Ну и возможность выгрузить при необходимости эту матрицу (считать значения с триггеров LE) из FPGA.

Возможно ли вообще такое в условиях отсутствия возможности явного обращения к LE и LAB? Может есть какие мегафункции для подобных действий?
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
Elresearch
сообщение Nov 24 2008, 06:04
Сообщение #2


Местный
***

Группа: Свой
Сообщений: 214
Регистрация: 29-12-04
Пользователь №: 1 730



ИМХО под "Распределенным ОЗУ" обычно понимают один из вариантов использования LUT таблиц (Xilinx)
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 25th August 2025 - 14:23
Рейтинг@Mail.ru


Страница сгенерированна за 0.01312 секунд с 7
ELECTRONIX ©2004-2016