реклама на сайте
подробности

 
 
> Контроллер sdram: скажется ли на пропускной способности
gosha
сообщение Dec 16 2008, 10:14
Сообщение #1


Местный
***

Группа: Свой
Сообщений: 216
Регистрация: 15-06-04
Из: Менделеево
Пользователь №: 30



Cкажется ли куда (row/col/bank) отправлять разряды адреса wb_шины?

Например, старшие разряды шины адреса -> col, младшие -> row при использовании контроллера типа des_00?
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
des00
сообщение Dec 17 2008, 06:25
Сообщение #2


Вечный ламер
******

Группа: Модераторы
Сообщений: 7 248
Регистрация: 18-03-05
Из: Томск
Пользователь №: 3 453



Цитата(gosha @ Dec 16 2008, 05:14) *
Cкажется ли куда (row/col/bank) отправлять разряды адреса wb_шины?


Интересно как вы сами думаете ? smile.gif

Все следует из характера работы сдрам памяти и используемого вами режима. Если вы будете всегда писать по 1 слову, вы вообще можете распихать адреса как вам будет угодно.

Обычно отображение адресов выбирают исходя из :

1. размер бурста
2. выравнивание бурста
3. частота обращений по адресам

Нужно смотреть ваш конкретный случай.
Оптимальное, рекомендуемое отображение приведено в документации.

Удачи !!!


--------------------
Go to the top of the page
 
+Quote Post
gosha
сообщение Dec 17 2008, 07:30
Сообщение #3


Местный
***

Группа: Свой
Сообщений: 216
Регистрация: 15-06-04
Из: Менделеево
Пользователь №: 30



Еще дилетантские вопросы:

Virtex2p, sodimm, в данной итерации пока нужен контроллер sdram (не ddr) т.к. плата уже изготовлена.


На rank (s0,s1) какой лучше отправить разряд wb_addr?
Какую opencore Вы порекомендуете (с учетом возможного downgrade ddr opencore)?
Контроллер des_00 при переделке его в контролллер sdram - возможны ли грабли?
Лучше ли core от altera || xilinx чем представленные на opencores?
Go to the top of the page
 
+Quote Post
des00
сообщение Dec 17 2008, 14:57
Сообщение #4


Вечный ламер
******

Группа: Модераторы
Сообщений: 7 248
Регистрация: 18-03-05
Из: Томск
Пользователь №: 3 453



Цитата(gosha @ Dec 17 2008, 02:30) *
Какую opencore Вы порекомендуете (с учетом возможного downgrade ddr opencore)?


странно, вообще то переход с sdr sdram на ddr sdram это upgrate, а у вас наоборот. Я бы с ддр не рекомендовал вам связываться, сразу ставить ддр2.

Цитата
Лучше ли core от altera || xilinx чем представленные на opencores? Или эти примеры имеют худшие характеристики?


Лучше/хуже без конкретизации параметров разговор на пустом месте, побольше конкретики.

Цитата
Контроллер des_00 при переделке его в контролллер sdram - возможны ли грабли?


вы вообще проект смотрели ? это и так sdr sdram. В названии же написано HSSDRC == HighSpeedSDRamController.

С ддр будут проекты HSDSDRC/HSD2SRD== HighSpeedDdrSDRController/ HighSpeedDdr2SDRController. Но это когда время будет, уже год зашиваюсь sad.gif.


--------------------
Go to the top of the page
 
+Quote Post

Сообщений в этой теме


Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 21st August 2025 - 11:34
Рейтинг@Mail.ru


Страница сгенерированна за 0.01429 секунд с 7
ELECTRONIX ©2004-2016