реклама на сайте
подробности

 
 
> Xilinx ISE Simulator, временные задержки элементов
smalcom
сообщение Jan 22 2009, 21:09
Сообщение #1


Профессионал
*****

Группа: Свой
Сообщений: 1 292
Регистрация: 26-06-07
Пользователь №: 28 718



Собрал простенькую схему формирователя импульсов(XOR + повторитель). Запустил симулятор ISE и увидел, что на выходе формирователя 0, т.е. временная задержка повторителя небыла посчитана.
Это такой симулятор или есть волшебная галочка?
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
smalcom
сообщение Jan 26 2009, 10:40
Сообщение #2


Профессионал
*****

Группа: Свой
Сообщений: 1 292
Регистрация: 26-06-07
Пользователь №: 28 718



ммм. стандартный. Add New Source->Testbench , а потом BehavioralSimulation, как DeadMoroz и указал.

Цитата
Не делаются задержки в FPGA таким способом. Никогда не применяйте такой стиль работы... Только синхронные проекты!

мне просто надо генерить два сигнала сдвинутые по фазе, насколько я уже осилил документацию это делается при помощи DCM? просто хотел попроще это выполнить.
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 21st August 2025 - 01:05
Рейтинг@Mail.ru


Страница сгенерированна за 0.01352 секунд с 7
ELECTRONIX ©2004-2016