реклама на сайте
подробности

 
 
> 40MHz 48-tap FPGA FIR, Сколько мВт скушает?
_4afc_
сообщение Feb 3 2009, 10:33
Сообщение #1


Профессионал
*****

Группа: Свой
Сообщений: 1 262
Регистрация: 13-10-05
Из: Санкт-Петербург
Пользователь №: 9 565



Есть желание установить на после АЦП - 48 звенный КИХ фильтр на FPGA, но не могу прикинуть потребление.

Параметры фильтра:
Частота (дискретизации) - 40МГц.
Разрядность данных - 8бит.
Разрядность коэф.- х.з. (пока не округлял) пусть 16бит.
Логика - CMOS3.3

Если это впихнуть в FPGA, то сколько мВатт он будет кушать? Какой лучше взятЬ?
Т.е. хочется просто поставить маленькую микросхемку между паралельным АЦП и ЦСП.

Какой FPGA надо брать для подобной задачи? Присматриваюсь к Xilinx.
Обязательно для реализации КИХ - наличие DSP48 или можно обойтись меньшей кровью?

На Spartan-3AN это получится?

Для 8бит данных, 14бит коэф. и симметричном фильтре длиной 48 - требуется вроде около 130 Virtex Logic Slice.
Т.е влезет даже в XC3S50 в корпусе CP132 8х8мм?
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
Methane
сообщение Feb 3 2009, 10:41
Сообщение #2


Гуру
******

Группа: Свой
Сообщений: 3 615
Регистрация: 12-01-09
Из: США, Главное разведовательное управление
Пользователь №: 43 230



Цитата(_4afc_ @ Feb 3 2009, 12:33) *
Есть желание установить на после АЦП - 48 звенный КИХ фильтр на FPGA, но не могу прикинуть потребление.

Не знаю про спартан, но квартус, помнится умел считать пртребление.
Go to the top of the page
 
+Quote Post
_4afc_
сообщение Feb 3 2009, 11:00
Сообщение #3


Профессионал
*****

Группа: Свой
Сообщений: 1 262
Регистрация: 13-10-05
Из: Санкт-Петербург
Пользователь №: 9 565



Цитата(Methane @ Feb 3 2009, 13:41) *
Не знаю про спартан, но квартус, помнится умел считать пртребление.


Просто я ни разу ещё не создавал проектов под FPGA. Как я понял расчитать можно, если есть рабочий проект.
Я сейчас даже не знаю сколько это займёт кристала и какого.
Мне бы сейчас понять целесообразность затеи. Т.е. 5Вт сожрёт или 50мВт?
Go to the top of the page
 
+Quote Post
XVR
сообщение Feb 3 2009, 11:43
Сообщение #4


Гуру
******

Группа: Свой
Сообщений: 3 123
Регистрация: 7-04-07
Из: Химки
Пользователь №: 26 847



Цитата(_4afc_ @ Feb 3 2009, 14:00) *
Просто я ни разу ещё не создавал проектов под FPGA. Как я понял расчитать можно, если есть рабочий проект.
Я сейчас даже не знаю сколько это займёт кристала и какого.
Мне бы сейчас понять целесообразность затеи. Т.е. 5Вт сожрёт или 50мВт?
Так сделайте проект rolleyes.gif КИХ фильтр можно сгенерить в CoreGen и вставить в проект. Собственно весь проект из этого фильтра и будет состоять biggrin.gif
Затем делает implement его, смотрите в какой Spartan оно влезет (фитер скажет, если не влезло)
Потом делаете test bench (в вашем случае будет достаточно подать тактовую частоту и что нибудь на вход, можно случайный шум), запускаете симулятор, сохраняете трассу в VCD файл (симулировать надо post-fit модель). Затем загружаете этот vcd вместе с дезайном в XPower, он вам посчитает потребление

На все про все уйдет день-два.

Кстати, можно и без дезайна и vcd файла посчитать в XPower оценку, понадобятся оценки заполненности кристалла и коэффициент переключающихся одновременно тригерров.
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 24th July 2025 - 23:35
Рейтинг@Mail.ru


Страница сгенерированна за 0.01367 секунд с 7
ELECTRONIX ©2004-2016