Вобщем первые результаты получены...
Собрали всё по схеме
Generic #1 (см. прикрепленый файл).
Испытывали S1D с цветным STN дисплеем на частотах вплоть до 60 МГц (60 МГц на
BCLK и
CLKI) всё нормально работает,
НО чем выше частота на
CLKI, тем хуже картинка на дисплее, а чем ниже
CLKI тем медленнее скорость работы
(возможно чтобы картинка была хорошей нужно изменять соответсвенно
FrameRate... х.з.)
В результате пока остановились на 30 МГц на
BCLK и
CLKI, но
CLKI поделено на 2 внутренним делителем S1D,
т.е.
CLKI фактически 15 МГц, при этом задержки в циклах чтения и записи у LPC максимальные.
В принципе за скоростью сейчас не гонимся, поэтому все пока устраивает, позже поэксперементируем ещё.
ЗЫ: При оживлении этой кучки железа, возникла всего одна проблема, но зато какая...
Вобщем почитав описание на LPC и посоветовавшись с народом, мы нарисовали в схеме подключение
адресной шины
A1 LPC к
A0 S1D (
16 bit wide memory bank interfaced to 8 bit memory chips или to 16 bit memory chips),
но потом оказалось что всётаки нужно было делать
A0 к
A0 (
"cпасибо" Shedon'у негодяю, что был в Москве,
когда я три дня разбирался с этим гемороем), в результате адресную шину пришлось перепаивать.
Эскизы прикрепленных изображений