Дык по сути это два 20-и битных реверсивных сдвиговых регистра. Подавайте данные на DL1 и clockайте CL2. Как проclockаете все 40 бит, то сформируйте сигнал для защелки CL1. Почему 40, а не 20? Потому, что, как я предполагаю, сдвиговые регистры включены последовательно и поэтому у LCD только один вход данных, а не два. Ах да, на вход M нужно подать какую-то не очень высокую частоту в пределах от нескольких сотен Гц до пары тысяч Гц.
|