реклама на сайте
подробности

 
 
> реализация SerDes на Cyclone III, вопрос к спецам
mikeT
сообщение Mar 31 2009, 11:45
Сообщение #1


Участник
*

Группа: Участник
Сообщений: 73
Регистрация: 6-02-08
Из: Новосибирск
Пользователь №: 34 789



Такой наивный для профи вопрос (даже несколько rolleyes.gif ): имеется Cyclone III, хочется сделать на нем точно такой же функционал как, например, в микрухе National DS92LV18(SerDes c embedded clock, 18:1, но вообще неважно сколько там 18, 16 или 8).

Как я понял, сам по себе ALTLVDS (SerDes) такую задачу не решает. Видимо, нужно еще что-то типа 8b10b и т.п.

Подскажите пожалуйста:
А)что именно нужно (на уровне функциональных блоков)?
Б)какую литературу для первоначального чтения посоветуете на эту тему?
В) какие +/- у решения на FPGA по сравнению с решением на спец-микрухе? Особенно интересует – возможен ли выигрыш по потреблению для решения на основе FPGA или «чудес все-таки не бывает»?
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
Леха
сообщение Mar 31 2009, 15:23
Сообщение #2


Участник
*

Группа: Свой
Сообщений: 73
Регистрация: 18-06-04
Из: Минск
Пользователь №: 55



Почитайте вот эту тему. Встроенный клок - это довольно больной вопрос и здесь не всё так просто.

http://electronix.ru/forum/index.php?showtopic=13195
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 24th July 2025 - 22:16
Рейтинг@Mail.ru


Страница сгенерированна за 0.0135 секунд с 7
ELECTRONIX ©2004-2016