реклама на сайте
подробности

 
 
> Наше КБ - лауреат номинации «Разработка года»!, PCB technology совместно КБ «Схемтика» стала лауреатом номинации
PCBtech
сообщение Apr 3 2009, 19:48
Сообщение #1


Профессионал
*****

Группа: Свой
Сообщений: 1 092
Регистрация: 22-12-04
Из: Москва
Пользователь №: 1 623



Новости компании PCB technology.

Наше КБ - лауреат номинации «Разработка года»!

26 марта 2009 г. PCB technology совместно с дочерней фирмой, КБ «Схематика», стала лауреатом номинации «Разработка года» за успехи в области проектирования сложных печатных плат по заказу!
Подробнее »


--------------------
На правах рекламы:
Для тех, кому нужна современная профессиональная и недорогая САПР печатных плат, взамен P-CAD!

Продлена промо-акция: 19.9 тысяч рублей за годовую сетевую лицензию OrCAD Standard!
В лицензию входит схемный редактор OrCAD Capture, базовый редактор печатных плат на базе Allegro PCB Editor,
с возможностью работы с дифференциальными парами со статическим контролем фазы,
редактор правил и ограничений, 3D-просмотр со STEP-моделями, расчет импеданса, работа с микроотверстиями,
и импорт-экспорт производственных файлов. Прилагается импорт проектов из P-CAD2006.
Все, что нужно для трассировки типовых многослойных плат - всего за 19.9 тыс.рублей в год!

Подробности:
https://www.pcbsoft.ru/orcad-za-19900
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
Жека
сообщение Apr 4 2009, 09:29
Сообщение #2


Знающий
****

Группа: Участник
Сообщений: 672
Регистрация: 6-01-06
Из: Петербург
Пользователь №: 12 870



Цитата
Инженеры-конструкторы дизайн-центра работают по особой технологии скоростного проектирования многослойных плат, исключающей ошибки


Есть у меня сомнения в существовании такой технологии. Тем более при скоростном проектировании
Коллеги, ваше мнение?

PS Если речь, конечно, не идет об ошибках DRC laugh.gif

Сообщение отредактировал Жека - Apr 4 2009, 09:35


--------------------
Льва Абалкина больше нет. Забудь о нем. На нас идет автомат Странников!
Go to the top of the page
 
+Quote Post
PCBtech
сообщение Apr 6 2009, 14:16
Сообщение #3


Профессионал
*****

Группа: Свой
Сообщений: 1 092
Регистрация: 22-12-04
Из: Москва
Пользователь №: 1 623



Цитата(Жека @ Apr 4 2009, 13:29) *
Есть у меня сомнения в существовании такой технологии. Тем более при скоростном проектировании
Коллеги, ваше мнение?

PS Если речь, конечно, не идет об ошибках DRC laugh.gif


А как же Вы, Евгений, сами-то проектируете печатные платы? Вы что же, не обладаете уверенностью в том, что не допустили ошибок?
Как же Вам проекты заказывают? (А ведь Вам много проектов заказывают, насколько я знаю)

Идея нашей технологии довольно проста. Это минимизация человеческого фактора. Минимизация количества возможностей допустить "прокол" и не заметить его.
Всех тонкостей я раскрывать не буду - их слишком много.
Но основные понятны:
- индивидуальная библиотека компонентов для каждого заказчика. Использовать "чужие", "непроверенные компоненты" - запрещено!
- проверка каждого бибпиотечного компонента по чек-листу (причем проверяет другой инженер - не тот, который компонент создавал)
- грамотное проектирование посадочных мест, запретных зон и пр., с учетом требований стандартов и правил DFM/DFA/DFT
- внесение требований ТЗ в САПР для автоматической проверки DRC. Вы правы, DRC должно помогать исключать ошибки.
Таких пунктов еще много можно написать, все они, так или иначе, направлены на полное исключение вероятности совершения ошибки.

Поверьте, технология работает безупречно. Проверено уже на множестве проектов.
И, наоборот, отступление от нее (а такое случалось поначалу, пока внедряли, пока обучали инженеров) - приводит к обычным для российской практики ляпам, недочетам и "проколам" при конструировании.


Цитата(blackfin @ Apr 4 2009, 14:30) *
По ссылке можно не ходить - реклама галимая..

И что за «Разработка года» мы, похоже, так и не узнаем.. biggrin.gif


Реклама рекламе рознь. Да и не соглашусь я с Вами - на сайте у нас не реклама, а информация для заказчиков.
С нашей точки зрения - информация полезная, и услуга полезная.
А если об услуге не рассказывать - то никто ей пользоваться не станет, т.к. не узнает о ее существовании.

Подходите к нам на стенд на выставке ЭкспоЭлектроника - расскажем, в чем особенности нашего КБ
и почему мы сочли возможным поучаствовать в номинации.
На наших микро-семинарах по САПР Cadence Allegro (13, 14 и 15 апреля), между прочим, будет рассказано много секретов нашей технологии.
Кстати, на системе PCAD или Altium мы бы такую технологию поставить не смогли.

Программа семинаров есть там же, у нас на сайте. Так что приходите, будем рады, несмотря на Ваш скепсис.


--------------------
На правах рекламы:
Для тех, кому нужна современная профессиональная и недорогая САПР печатных плат, взамен P-CAD!

Продлена промо-акция: 19.9 тысяч рублей за годовую сетевую лицензию OrCAD Standard!
В лицензию входит схемный редактор OrCAD Capture, базовый редактор печатных плат на базе Allegro PCB Editor,
с возможностью работы с дифференциальными парами со статическим контролем фазы,
редактор правил и ограничений, 3D-просмотр со STEP-моделями, расчет импеданса, работа с микроотверстиями,
и импорт-экспорт производственных файлов. Прилагается импорт проектов из P-CAD2006.
Все, что нужно для трассировки типовых многослойных плат - всего за 19.9 тыс.рублей в год!

Подробности:
https://www.pcbsoft.ru/orcad-za-19900
Go to the top of the page
 
+Quote Post
Жека
сообщение Apr 6 2009, 17:02
Сообщение #4


Знающий
****

Группа: Участник
Сообщений: 672
Регистрация: 6-01-06
Из: Петербург
Пользователь №: 12 870



Цитата(PCBtech @ Apr 6 2009, 18:16) *
А как же Вы, Евгений, сами-то проектируете печатные платы? Вы что же, не обладаете уверенностью в том, что не допустили ошибок?

100% уверенностью не обладаю. Хотя делаю все возможное, чтобы ошибок не допускать.
Речь, понятно, идет о больших сложных платах, а не радиолюбительских поделках

Цитата
Идея нашей технологии довольно проста. Это минимизация человеческого фактора. Минимизация количества возможностей допустить "прокол" и не заметить его.
Всех тонкостей я раскрывать не буду - их слишком много.
Но основные понятны:
- индивидуальная библиотека компонентов для каждого заказчика. Использовать "чужие", "непроверенные компоненты" - запрещено!
- проверка каждого бибпиотечного компонента по чек-листу (причем проверяет другой инженер - не тот, который компонент создавал)
- грамотное проектирование посадочных мест, запретных зон и пр., с учетом требований стандартов и правил DFM/DFA/DFT
- внесение требований ТЗ в САПР для автоматической проверки DRC. Вы правы, DRC должно помогать исключать ошибки.
Таких пунктов еще много можно написать, все они, так или иначе, направлены на полное исключение вероятности совершения ошибки.

Поверьте, технология работает безупречно. Проверено уже на множестве проектов.
И, наоборот, отступление от нее (а такое случалось поначалу, пока внедряли, пока обучали инженеров) - приводит к обычным для российской практики ляпам, недочетам и "проколам" при конструировании.

Не поверю smile.gif Полное исключение вероятности совершения ошибки - это реклама и пЕар.
Дело в том, что с указанной технологией меня знакомили. При этом сами ее творцы умудрялись проявлять "человеческий фактор" во всей красе smile.gif А они, в отличие от вас, занимаются дизайном плат очень давно.
В реальности можно говорить о минимизации ошибок проектирования. Если в собственно дизайне плат проблем не так много, они вылезают в цепочках взаимодействия "конструктор платы-конструктор железа", "конструктор платы-схемотехник". Не все требования ТЗ можно внести в САПР, правила и стандарты могут конфликтовать между собой.
Больше бдительности, коллеги smile.gif


--------------------
Льва Абалкина больше нет. Забудь о нем. На нас идет автомат Странников!
Go to the top of the page
 
+Quote Post
tolik1
сообщение Apr 7 2009, 06:11
Сообщение #5


Частый гость
**

Группа: Свой
Сообщений: 199
Регистрация: 2-03-05
Из: МОСКВА
Пользователь №: 3 016



Цитата(Жека @ Apr 6 2009, 20:02) *
100% уверенностью не обладаю. Хотя делаю все возможное, чтобы ошибок не допускать.
Речь, понятно, идет о больших сложных платах, а не радиолюбительских поделках


Не поверю smile.gif Полное исключение вероятности совершения ошибки - это реклама и пЕар.
Дело в том, что с указанной технологией меня знакомили. При этом сами ее творцы умудрялись проявлять "человеческий фактор" во всей красе smile.gif А они, в отличие от вас, занимаются дизайном плат очень давно.
В реальности можно говорить о минимизации ошибок проектирования. Если в собственно дизайне плат проблем не так много, они вылезают в цепочках взаимодействия "конструктор платы-конструктор железа", "конструктор платы-схемотехник". Не все требования ТЗ можно внести в САПР, правила и стандарты могут конфликтовать между собой.
Больше бдительности, коллеги smile.gif

А что Вы вообще подразумеваете под ошибками при разводке печатной платы? Я работаю с DW-Expedition. Иногда развожу сам иногда отдаю. На некоторые цепи я накладываю топологические ограничения(которые мне нужны). Приприеме работы - проверяю. Сам маршрут проектирования исключает разночтения между схемой и печатной платой. Топологические ограничения - DRC проверка... Так о каких ошибках идет речь.. интересно просто..?
Go to the top of the page
 
+Quote Post
lepert
сообщение Apr 7 2009, 07:13
Сообщение #6


Частый гость
**

Группа: Validating
Сообщений: 94
Регистрация: 18-01-09
Из: Красноармейск
Пользователь №: 43 560



Цитата(tolik1 @ Apr 7 2009, 09:11) *
А что Вы вообще подразумеваете под ошибками при разводке печатной платы? Я работаю с DW-Expedition. Иногда развожу сам иногда отдаю. На некоторые цепи я накладываю топологические ограничения(которые мне нужны). Приприеме работы - проверяю. Сам маршрут проектирования исключает разночтения между схемой и печатной платой. Топологические ограничения - DRC проверка... Так о каких ошибках идет речь.. интересно просто..?

Ой, да ничего они Вам не скажут. DRC вчерашний день, какие там прорывы? Они так и будут гундеть про тщательное составление правил разводки и такое же тщательное составление правил проверки. Чтобы Вы угробили на них месяц времени. За рубежом пишут что сейчас уже каждая плата это полностью custom дизайн, и составлять под каждый такой дизайн DRC это конечно очень правильно. Только вот к высокоскоростному проектированию не имеет никакого отношения. Поэтому граждане из PCBTech заикнулись и в кусты, начали голову морочить. У меня есть мысли на этот счет, но так как я пока на уровне двухслоек сижу, подожду. В конце концов на форуме есть зубры аля bigor, поэтому послушаем что скажут старшие товарищи.

Сообщение отредактировал lepert - Apr 7 2009, 07:19
Go to the top of the page
 
+Quote Post
Uree
сообщение Apr 7 2009, 15:30
Сообщение #7


Знающий
******

Группа: Свой
Сообщений: 5 223
Регистрация: 25-04-05
Из: Z. Gora
Пользователь №: 4 480



Цитата(lepert @ Apr 7 2009, 09:13) *
DRC вчерашний день, какие там прорывы?


Ух ты! Даже и не знал... А что тогда сегодняшний день? Проверка "на глаз"? Или на зуб? Или на что?
Очень правильно все написано и оно так работает - правила прописываются с ограничениями в две стороны, технологические и сигнальные. И если не менять производителя и не добавлять новые интерфейсы, то заданные один раз ограничения можно совершенно спокойно применять в последующих проектах. А перенос ограничений в Аллегро работает, так что это не проблема. Вот и получается минимизация человеческого фактора посредством "нечеловеческих" проверок ДРЦ и ускорение проектирования посредством переноса готовых ограничений из проекта в проект.

Цитата
Безошибочно спроектированная плата с первого раза включается и работает на 100% так, как было задумано ее создателем


...в случае абсолютно правильного схемного дизайнаsmile.gif Так что в случае соблюдения требований проектирования и гарантированного качества изготовления ПП и ее монтажа, уже не РСВ-конструктора проблема, если дизайн заработал не так, как задумал его создатель. Значит думать надо правильнЕеsmile.gif
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 26th August 2025 - 04:18
Рейтинг@Mail.ru


Страница сгенерированна за 0.01471 секунд с 7
ELECTRONIX ©2004-2016