Цитата
Хорошо перефразирую вопрос, если на вход подать сигнал с частотой больше частоты дискретизации т.е. за время измерения сигнал успеет измениться, насколько то что получится на выходе будет отличаться от истинного значения среднего от входного сигнала за время между отсчетами?
Полоса входного сигнала для СД АЦП определяется как
BW=Fclock/(2*OSR), где OSR - коэффициент передискретизации (для АЦП на ПК обычно выбирается от 32 до 128).
Так как система является передискретизирующей, и выборка входного сигнала происходит с частотой Fclock, то для получения одного цифрого кода на выходе требуется OSR выборок. При этом, действительно, можно сказать, что на выходе получим что-то среднее из этих OSR выборок.