Цитата(yes @ Nov 16 2009, 14:26)

вопрос :
есть где-нибудь характеристики фильтра (LF/loop filter) PLL?
может есть готовое приложение (app. note) для фильтрации внешнего клока от иголок?
loop filter как правило подстраиваемый, но на падение lock это не влияет. Влияет только на время захвата.
А вот порог срабатывания lock как правило не подстраивается.
Цитата(yes @ Nov 16 2009, 20:35)

но "теория" не мешает PLL держаться и с иголками или при некотором джитере входного такта (то есть я считаю, что RC фильтр не поможет, так как из-за джитера возмущение входного клока (вернее выхода FD) будет такое же как и с иголками)
Мешает, если рассинхронизация больше чем порог lock. Причем с иголками ситуация значительно хуже.
Цитата(yes @ Nov 16 2009, 20:35)

выход lock (по картинке в даташите) генерится непосредственно с выхода фазового детектора (а не с фильтра), поэтому не является реально сигналом потери слежения, и тактовый сигнал никак не деградирует (наблюдал на осциллографе с синхронизацией по lock)
С точки зрения PFD деградирует. PFD-то невдомек, что деградирует входной клок.
Сигнал lock формируется так: с PFD идут два сигнала на источники тока. Эти источники заряжают или разряжают конденсаторы loop filter-а. При совпадении частот, управление источниками тока вырождается в две узкие иголки. Если ширина любой из этих иголок больше порога, lock падает.