Посмотрел презентацию на Speedster family (http://www.achronix.com/picopipe-video.html) с интересом понять принцип, дающий такую пропускную способность. К сожалению, звука у меня нет, возможно именно звуковой комментарий пояснил бы в чем новизна их элементов хранения (даже боюсь назвать их триггерами) выборок данных (в терминологии компании data tokens). А вот с конвейером все очень традиционно и понятно. Кстати, убедительный пример, где можно ускорить проекты и для traditional FPGA. Но короткое «пролетное время» между триггерами конвейера не устраняет требования к работе триггера на 1.5ГГц, как минимум. Интересно, что скорость переключения только отдельно взятого триггера у 90nm CycloneII-6 примерно 3.7ГГц, при этом глобальный клок 500МГц. Много теряется на возможности работать по всему чипу с одним клоком. В старших семействах уже есть локальные клоки. С другой стороны время прохождения сигналов по трассам и комбинационная логика, - здесь явный компромисс между возможностями и скоростью. Время покажет...
|