Да, ждущий триггер на 1.1V по питанию ядра это вариант, надо будет
попробовать. А прошивка рабочая, я проверял на EP1K30. Конечно же
скомпиленая в различных проектах под соответствующий чип.
В любом случае мне кажется, что я должен увидеть факт инициализации
прошитого чипа по установившемуся уровню на INIT_DONE, или это не так?
Цитата(AndriAno @ Dec 28 2009, 11:13)

Так на каком расстоянии от ноги плисины до ближайшего конденсатора???
По идее кондеры необходимо ставить как можно ближе к выводу. А для ПЛЛ (с учетом рабочей частоты 600-800 МГЦ), так и вообще почти на ноги кондер паять, чтобы по плате не шумело.
По питанию VCCINT и VCCIO от ноги ПЛИС до конденсатора 2.5 -3.5 см, (замерил поконкретнее).
По питанию PLL практически на самих ногах.
Прицепляю картинку. По углам место для 1.2V LDO стабилизаторов,
питающих PLL. Не надо обращать внимание на то, что там есть связь
с корпусом, в процессе изготовления все подправлено.
Может это и сильно безгамотно, но уж, как могу так и делаю.
Все это делается в домашних условиях, доступными средствами.
Эскизы прикрепленных изображений