clock = 1 МГц. Выходы, вообще, практически статичны. Выходят они на систему индикации. Система такая: получил МК какие-то данные, обработал, передал ПЛИС (практически записал определенное значение во входной регистр), при определенных значениях на нужном выходе ПЛИС появилась 1 или 0, которые, соответственно включают/выключают оптопару (ток включения оптопары 5-7 мА). Просто возможен случай, когда будут гореть все (ну или почти все) оптопары, т.е. суммарный выходной ток получится 7х48~340 мА. Ядро по сравнению с этим вообще почти не кушает

тем более на такой низкой частоте. Хочется знать как coolrunner поведет себя при таком суммарном токе.
Попутный вопрос: насколько критично соблюдение рекомендуемой последовательности подачи напряжения питания (сначала 1,8, потом 3,3) для CoolRunner? Т.е. если я просто поставлю стабилизатор 3,3->1,8? Насколько я понял, это очень критично для FPGA.
Сообщение отредактировал Марик - May 5 2010, 08:52