Цитата(Shtirlits @ Oct 4 2010, 18:46)

Вариантов два - заменить PLL, например, на рекомендованные в документации модели с фиксированной фазой,
В след. итерации обязательно заменю. А сейчас надо чтото с этой делать!
Цитата(Shtirlits @ Oct 4 2010, 18:46)

жертвовать драгоценные ресурсы cpld, а их может понадобится, на синхронизацию регистров 2-3, если не получится гарантировать соотношение фаз. И еще регистр, который будет помнить фазу, ну и регистр для сброса основной схемы.
Согласен пожертвовать! Токо не знаю как

Цитата(des00 @ Oct 4 2010, 18:46)

1. Странная у вас PLL, это точно PLL?
2. Не парить мозг, а получить 25МГц в ПЛИС.
1. Да точно PLL токо голимая.
2. Нет нужно обязательно от внешней синхронизироваться.