реклама на сайте
подробности

 
 
> avnet v5 30fxt demo board, работа с ethphi dp83865
rv3dll(lex)
сообщение Oct 6 2010, 07:46
Сообщение #1


Полное ничтожество
*****

Группа: Banned
Сообщений: 1 991
Регистрация: 20-03-07
Из: Коломна
Пользователь №: 26 354



есть такая плата на которой стоит собственно виртекс5фх и этот физикл.
требуется отладить сеть в режиме 10-100 и далее установить 10-100 физикл. гигабитный не нужен и лишние провода тоже не нужны.

теперь вопрос. Если я сконфигурирую ядро в плис в режим MII и подключу его к этому гигабитному 83865 то будет работать сразу или чтото где-то нужно сделать?
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
Andrew Su
сообщение Oct 6 2010, 12:01
Сообщение #2


Местный
***

Группа: Свой
Сообщений: 301
Регистрация: 18-09-07
Из: Украина
Пользователь №: 30 647



Цитата(rv3dll(lex) @ Oct 6 2010, 10:46) *
есть такая плата на которой стоит собственно виртекс5фх и этот физикл.
требуется отладить сеть в режиме 10-100 и далее установить 10-100 физикл. гигабитный не нужен и лишние провода тоже не нужны.

теперь вопрос. Если я сконфигурирую ядро в плис в режим MII и подключу его к этому гигабитному 83865 то будет работать сразу или чтото где-то нужно сделать?

Добрый день.
838865 применял, правда не с FPGA. Обязательно надо реализовать управление по MDIO. Режим 10-100 можно задавать как установкой внешних пинов PHY (если это заложено в схеме)
так и записью в регистры по MDIO.
Наверняка информация по чипу у Вас есть, но на всякий случай: http://www.national.com/mpf/DP/DP83865.html#Documents
Подробности применения надо вспомнить.
Удачи Вам.
Go to the top of the page
 
+Quote Post
rv3dll(lex)
сообщение Oct 6 2010, 12:44
Сообщение #3


Полное ничтожество
*****

Группа: Banned
Сообщений: 1 991
Регистрация: 20-03-07
Из: Коломна
Пользователь №: 26 354



Цитата(Andrew Su @ Oct 6 2010, 16:01) *
Добрый день.
838865 применял, правда не с FPGA. Обязательно надо реализовать управление по MDIO. Режим 10-100 можно задавать как установкой внешних пинов PHY (если это заложено в схеме)
так и записью в регистры по MDIO.
Наверняка информация по чипу у Вас есть, но на всякий случай: http://www.national.com/mpf/DP/DP83865.html#Documents
Подробности применения надо вспомнить.
Удачи Вам.

спасибо.
инфа по чипу есть. будем разбираться. меня это в принципе и интересовало. а вообще, когда физикл переходит в режим 100 (при подключении к 100 нэткарте) он перестраивается на MII?
Go to the top of the page
 
+Quote Post
Andrew Su
сообщение Oct 7 2010, 09:09
Сообщение #4


Местный
***

Группа: Свой
Сообщений: 301
Регистрация: 18-09-07
Из: Украина
Пользователь №: 30 647



Цитата(rv3dll(lex) @ Oct 6 2010, 15:44) *
спасибо.
инфа по чипу есть. будем разбираться. меня это в принципе и интересовало. а вообще, когда физикл переходит в режим 100 (при подключении к 100 нэткарте) он перестраивается на MII?

Добрый день.
Если разрешено автосогласование, то PHY "договаривается" с удаленной картой на той скорости, которая возможна.
Go to the top of the page
 
+Quote Post
rv3dll(lex)
сообщение Oct 7 2010, 10:08
Сообщение #5


Полное ничтожество
*****

Группа: Banned
Сообщений: 1 991
Регистрация: 20-03-07
Из: Коломна
Пользователь №: 26 354



Цитата(Andrew Su @ Oct 7 2010, 13:09) *
Добрый день.
Если разрешено автосогласование, то PHY "договаривается" с удаленной картой на той скорости, которая возможна.

это понятно. я про то спрашиваю, что интерфейс фактически работает в 3х режимах 10 100 и 1000. так вот на сколько я понимаю если коннект прошёл на 1000, то и интерфейс работает GMII а если на 100, то MII с частотой 25мег а на 10 - MII с частотой 2,5мег??? или я не прав?
Go to the top of the page
 
+Quote Post
Andrew Su
сообщение Oct 7 2010, 10:38
Сообщение #6


Местный
***

Группа: Свой
Сообщений: 301
Регистрация: 18-09-07
Из: Украина
Пользователь №: 30 647



Цитата(rv3dll(lex) @ Oct 7 2010, 13:08) *
это понятно. я про то спрашиваю, что интерфейс фактически работает в 3х режимах 10 100 и 1000. так вот на сколько я понимаю если коннект прошёл на 1000, то и интерфейс работает GMII а если на 100, то MII с частотой 25мег а на 10 - MII с частотой 2,5мег??? или я не прав?


datasheet
The TX_CLK clock frequency is 2.5 MHz in 10BASE-T and 25 MHz in 100BASE-TX mode.

RECEIVE CLOCK: Provides the recovered receive clocks for different modes of operation:
2.5 MHz in 10 Mbps mode.
25 MHz in 100 Mbps mode.
125 MHz in 1000 Mps GMII mode.
При этом в режимах 10 и 100 данные передаются только по 4-м младшим битам RX и TX
RECEIVE DATA: These signals carry 4-bit data nibbles (RXD[3:0]) during 10
Mbps and 100 Mbps MII mode and 8-bit data bytes (RXD[7:0]) in 1000 Mbps
GMII mode. RXD is synchronous to the receive clock (RX_CLK).
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
2 чел. читают эту тему (гостей: 2, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 18th July 2025 - 04:32
Рейтинг@Mail.ru


Страница сгенерированна за 0.0133 секунд с 7
ELECTRONIX ©2004-2016