PS. Как то я поднимал вопрос о 8/16 бит SGDMA для LCD (
Вот тут). Так вот тогда выход на LCD все-таки пришлось в сопце делать 8 разрядный, 2 beat per symbol, т.е. он как бы 16 разрядный, но выходит только по 8 разрядов за 2 такта, распаралелил я его на 16 разрядов снаружи сопца. Синхронизировался SGDMA с video sync generator через SOP/EOP.
А здесь с АЦП как сделать? Ну допустим 16 рарядов я разложу в 2х8, удвою тактовую. А как сделать чтоб старший байт на месте младшего не оказался? Как - то тоже с этими пакетами подозреваю надо.
И еще вопрос: почему в сопцбилдере добавляю внешний клок 4,354 МГЦ, а он после ентера ставит 4,0 МГц?
Сообщение отредактировал alexPec - Nov 5 2010, 17:02