реклама на сайте
подробности

 
 
> LPC2468 & static EMC, ух ты как
toweroff
сообщение Nov 23 2010, 21:22
Сообщение #1


Гуру
******

Группа: Свой
Сообщений: 2 957
Регистрация: 19-09-06
Из: Москва
Пользователь №: 20 514



Столкнулся тут с таким непонятным поведением, в еррдате не нашел
Итак:

#define MY_NEED_ADDR (*(volatile unsigned int *)(EMC_BASE_ADDR + (0x02UL<<2)))

ну и потом читаю в цикле это дело

в результате получается интересная вещь, которую "ARM PrimeCell™ MultiPort Memory Controller (PL176) Revision: r0p1 Technical Reference Manual" мне объяснить не смог:
Предпосылки: CS-ы активный уровень 0, шина 32 разряда

Имеем:
0. CS0 поднимается в 1. A2 тут же (~20нс) падает в 0
1. CS0 падает в ноль
2. На примерно 1/2 от времени активного CS0 A2 поднимается в 1 (при этом должна висеть в нуле как минимум до окончания CS0 - обращаемся по адресу хх1000)
3. Го ту п.0

В чем может быть трабл? Дороги точно не закороченные, целые, в монтаже ошибок нет
От смены CS проблема не меняется, OE ведет себя с CS корректно. Address Mirror отключен (в 0), Page Mode не используется (в 0)
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
toweroff
сообщение Dec 10 2010, 09:54
Сообщение #2


Гуру
******

Группа: Свой
Сообщений: 2 957
Регистрация: 19-09-06
Из: Москва
Пользователь №: 20 514



Пока пришел вот к чему. Буфер пока в сторону, отключим. Вроде в конфигурации банка Page Mode отключено, а осциллографом четко видно, как 4 burst пролетают за время действия /CS
Errdata про EMC вообще не упоминает - значит там порядок? И я откопал новую граблю? Что-то не верится ))
Так что пока черенком по голове чувствую, а куда наступаю - не вижу

PS. На картинке все-таки не А2, а А3. А2 меняется 4 раза за время /CSx
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 24th July 2025 - 19:19
Рейтинг@Mail.ru


Страница сгенерированна за 0.01474 секунд с 7
ELECTRONIX ©2004-2016