реклама на сайте
подробности

 
 
> Цепочки JTAG из разных семейств Xilinx, нормально ли работают?
Koluchiy
сообщение Apr 8 2011, 07:07
Сообщение #1


Знающий
****

Группа: Свой
Сообщений: 972
Регистрация: 12-04-09
Из: Москва
Пользователь №: 47 543



Здравствуйте, уважаемые знатоки.

Хочу поинтересоваться следующим вопросом.
Планируется плата, на которой будут стоять микросхемы семейств Virtex-6, Spartan-6 и (наверное) CoolRunner-II.

Соответственно, хочется объединить их все в цепочку JTAG, чтобы не плодить 10000 разъемов.

Итого, вопрос: есть ли у кого-нибудь опыт объединения в такие цепочки микросхем различных семейств/архитектур фирмы Xilinx?
Нормально ли оно работает, не глючит ли sm.gif.

Предполагается выполнение всех возможных JTAG-операций для каждой микросхемы...

Заранее спасибо за ответы.
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
Koluchiy
сообщение Apr 8 2011, 08:00
Сообщение #2


Знающий
****

Группа: Свой
Сообщений: 972
Регистрация: 12-04-09
Из: Москва
Пользователь №: 47 543



Я знаю, что это промышленный стандарт.
Но нюансы есть всегда, и было бы очень неприятно, если вдруг, например, какой-нибудь Чипскоп на одной из плисин не захочет работать без объяснения причин.

С этим вопрос и связан.
Go to the top of the page
 
+Quote Post
Victor®
сообщение Apr 8 2011, 11:57
Сообщение #3


Lazy
******

Группа: Свой
Сообщений: 2 070
Регистрация: 21-06-04
Из: Ukraine
Пользователь №: 76



Цитата(Koluchiy @ Apr 8 2011, 11:00) *
Я знаю, что это промышленный стандарт.
Но нюансы есть всегда, и было бы очень неприятно, если вдруг, например, какой-нибудь Чипскоп на одной из плисин не захочет работать без объяснения причин.

С этим вопрос и связан.


Делайте так, чтобы какждое (или группу девайсов) можно было забайпасить...
Надо 3 резистора на каждый чип. Мы так и делаем, есть какая-то проблема - ищется и байпасится чип.
+ Всякие разные среды для процов не всегда любят, чтобы кто-то еще был в цепи. Хотя с Freescale у нас вышло.

Цитата(Mad Makc @ Apr 8 2011, 14:50) *
А я бы без надобности не объединял в одну jtag-цепочку несколько ПЛИС.
...
Поэтому, если на плате не тесно - каждому корпусу по jtag-у!
...


Те люди, которые занимаются тестированием готовых плат Вам бы (не в обиду) сделали за такое физическое замечание, как минимум sm.gif


--------------------
"Everything should be made as simple as possible, but not simpler." - Albert Einstein
Go to the top of the page
 
+Quote Post

Сообщений в этой теме
- Koluchiy   Цепочки JTAG из разных семейств Xilinx   Apr 8 2011, 07:07
- - Мур   Цитата(Koluchiy @ Apr 8 2011, 11:07) Итог...   Apr 8 2011, 07:51
|- - Мур   Цитата(Koluchiy @ Apr 8 2011, 12:00) Я зн...   Apr 8 2011, 08:14
|- - vitan   Цитата(Victor® @ Apr 8 2011, 15:57) Делай...   Apr 8 2011, 19:34
|- - Victor®   Цитата(vitan @ Apr 8 2011, 22:34) Ну, это...   Apr 8 2011, 19:53
|- - vitan   Цитата(Victor® @ Apr 8 2011, 23:53) Ну Na...   Apr 9 2011, 09:18
|- - EugeneS   Может кто-нибудь ткнет меня носом, как по стандар...   Apr 14 2011, 08:04
|- - vitan   Цитата(EugeneS @ Apr 14 2011, 12:04) Може...   Apr 15 2011, 06:19
|- - Victor®   Цитата(EugeneS @ Apr 14 2011, 11:04) Може...   Apr 15 2011, 07:41
- - YuP   Был опыт соединения Virtex5-PlatformFlash-Virtex5-...   Apr 8 2011, 08:09
- - Maksim   Spartan-3 + Virtex-4+CoolRuner В зависимости от пр...   Apr 8 2011, 11:01
- - yes   работает такая цепочка, средствами (импактом, чипс...   Apr 8 2011, 11:07
- - Victor®   Цитата(Koluchiy @ Apr 8 2011, 10:07) Здра...   Apr 8 2011, 11:37
- - Mad Makc   А я бы без надобности не объединял в одну jtag-цеп...   Apr 8 2011, 11:50


Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 23rd July 2025 - 23:37
Рейтинг@Mail.ru


Страница сгенерированна за 0.01407 секунд с 7
ELECTRONIX ©2004-2016