Спасибо всем за ответы. Они помогли мне прояснить ситуацию. С Acex не работал
Цитата
Пользоваться можно только рекомендациями самой Альтеры. (Меньше будет чужих ошибок)
http://www.altera.com/literature/lit-config.jspУ обоих есть JTAG, можно включить в jtag цепочку с одним разъемом, если проект не отлажен (конфигурировать fpga без прожига ПЗУ).
Если Вам достаточно для отладки 20 - 50 перепрожигов EPC2 (в системе на плате программируется), то достаточно цепочки jtag на пзу (jtag fpga обработать в соответствии с рекомендациями (висеть пины не должны))
Вы сами пробовали через jtag (одним разъемом IDC10) конфигурировать FPGA и программировать ПЗУ EPC2? Думаю. что нет. Это невозможно. Только вчера это понял. Такое позволительно только для Циклонов и выше.
Однако в своей практике пользовался одним IDC10 для FLEX10k, вспомнил свою собственную статью
http://acvarif.info/artplis/artplis1.html (теперь понятно, что это подойдет и для Acex1k) , но досконально это проверено только на AT17. Не знаю, может это и для EPC2 тоже подойдет. Надо проверить.