реклама на сайте
подробности

 
 
> модель в симулинке
_Anatoliy
сообщение Aug 10 2011, 09:16
Сообщение #1


Утомлённый солнцем
******

Группа: Свой
Сообщений: 2 646
Регистрация: 15-07-06
Из: г.Донецк ДНР
Пользователь №: 18 832



Как правильно построить модель с применением Enabled and Triggered Subsystem чтобы её поведение было аналогично поведению проекта в FPGA(по задержкам сигнала)?Два подряд установленных блока Triggered Subsystem переносят данные со входа первого на выход второго по одному фронту.
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
MKS
сообщение Aug 10 2011, 12:06
Сообщение #2


Местный
***

Группа: Свой
Сообщений: 469
Регистрация: 13-03-05
Пользователь №: 3 315



Внутри каждого блока вероятно должно быть как минимум по одной задержке на такт
Go to the top of the page
 
+Quote Post
_Anatoliy
сообщение Aug 10 2011, 12:35
Сообщение #3


Утомлённый солнцем
******

Группа: Свой
Сообщений: 2 646
Регистрация: 15-07-06
Из: г.Донецк ДНР
Пользователь №: 18 832



Цитата(MKS @ Aug 10 2011, 13:06) *
Внутри каждого блока вероятно должно быть как минимум по одной задержке на такт

Привет.
Если внутри Enabled Subsystem поставить одну задержку,то на выходе сигнал появится только на втором такте,в FPGA же регистр обновится сразу.
Это если валид держится всего один такт(в FPGA так).
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 27th July 2025 - 21:45
Рейтинг@Mail.ru


Страница сгенерированна за 0.01402 секунд с 7
ELECTRONIX ©2004-2016