Насколько я понял, ваше устройство- это арифметическая молотилка,которая цепляется к процу.
несколько вопросов
1. где из 12 МГц делается 120 МГц? В ПЛИС или снаружи? И почему именно 120?
2.
Цитата
Есть второй тактовый сигнал 3,6864 Мгц, который предназначен для UART
Сразу минус один клок.UART прекрасно будет жить и на 12 МГц.
3.
Цитата
И хотя к обоим компонентам подключается один и тот же тактовый сигнал 3,6 Мгц, насколько я понял, Xilinx ISE занял под каждый из них отдельный глобальный клок (молойца, однако).
Если ничего специально не наворочено,то не должен. Вообще в таких случаях FPGA Editor спасёт отца русской демократии.Запустите хотя бы разок.
4.
Цитата
Есть ещё 2 одинаковых компонента N, где используется тактовый сигнал 120 Мгц
Вы ваще уверены,что Спартан3 раскачаете на такую частоту?
пока всё