Спрошу в этом топике. ПЛИС Spartan 6 находится в конфигурационном режиме Slave Serial. Имеется шина SPI которая идет от процессора. Можно ли подключить MOSI пин процессора к DIN FPGA, SCLK к CCLK, остальные 2 SPI пина процессора оставить неподключенными и тем самым программировать FPGA в редиме Slave Serial? Пин DIN в режиме Master SPI это MISO, CCLK в двух режимах используется для тактирования.
Пины INIT_B и PROGRAM_B нет возможности подцепить к процессору, можно ли подождать после того как PROGRAM_B и INIT_B поднимутся в "1" некоторое время и затем посылать данные по SPI в режиме Slave Serial? Есть ли там какое то ограничение по времени(между фронтом INIT_B и линией в прикрепленном файле)? В документации так и не нашел.
Спасибо!
Сообщение отредактировал Kirill_Good - Oct 19 2011, 12:37
Эскизы прикрепленных изображений