Цитата(mihalevski @ Oct 20 2011, 09:46)

Давно использовал поэтому не поленился и открыл Fir Compiler 5.0 и вижу в Hardware Oversampling Specification лищь два варианта для входа CLK: Select format:{Frequency Specification || Sample period} и ничего более. Видимо не тот у меня инструмент. Хотя если подумать то без тактового сигнала впринципе обойтись невозможно. Если в качестве этого сигнала будем использовать Input Sampling Frequency то все вентили будем использовать не эффективно - идин раз за выборку. Поэтому, тактовый сигнал быть обязан и конкретным, даже если система генерит его автоматически ведь от его величины зависит электрическая схема фильтра и она создается один раз.
Ничего не понятно. Какието Ваши измышления. Картинку прикрепил про генератор. Все давно придумано до Вас

. Все автоматически.
Если бы я делал такие заявления про эффективность, но ничего не делал сам. Или давно гдето был.
Нарисуйте пример c fir 5.0 ну на 10 отводов. Поставьте на вход ему синус с частотой 10 МГц. Частоту тактов в символе System generator выберите 100 Мгц.
Скомпилите проект и узнайте сколько умножителей в фильтре получилось. И только потом напишите про ЭФФЕктивность.
Эскизы прикрепленных изображений