реклама на сайте
подробности

 
 
> Посчитать задержку заспространения сигнала в цифровых цепях, PCB Editor
Hoodwin
сообщение Jul 4 2011, 09:30
Сообщение #1


Знающий
****

Группа: Участник
Сообщений: 881
Регистрация: 21-03-10
Из: _// \\_
Пользователь №: 56 107



Вот такая задачка: имеется проект печатной платы в PCB Editor, есть вся топология, stack up, ошибок разводки нет.
Среди всего прочего есть шина DDR2 памяти, которую хочется обсчитать по задержкам. Есть ли способ это сделать более менее тривиально, путем тыка мышкой в два пада, между которыми меня интересует задержка?

P.S. Собственно, даже плата уже сделана, и проект вчерне работает. Хочется оптимально настроить времянки FPGA, а для этого интересно, какие внешние задержки на плате есть. До этого я пробовал считать с помощью калькулятора в интернете, который дает задержку примерно в 56 пс/см для проводников 0.1 мм с зазором до слоя земли тоже в 0.1 мм . Теперь вот думаю, ограничиться этой прикидкой или пытаться точнее считать?
Вообще, судя по длинам цепей, задержка довольно небольшая выходит, порядка 60-85 пс на все цепи данных, а период тактовой частоты примерно 5000-5500 пс. Наверное, проще ограничиться оценкой...
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 21st July 2025 - 14:21
Рейтинг@Mail.ru


Страница сгенерированна за 0.01379 секунд с 7
ELECTRONIX ©2004-2016