Когда-то в теме по JTAG интерфесу тут встречал слова о том, что в система устройство работает в bulk режиме, в результате низкий приоретет, в результате ломается TAP JTAG. Мне JTAG не нужнен, нужен просто удобный интерфейс для соединения с плис(CPLD), обладающий пусть большой, но не огромной латентностью. Собственно вопрос: настолько ли велика латентность работы сего девайса, чтоб он не успевал передавать все полученые данные? Может ли получиться так что буфер будет заполнен, данные на вход даются, а уйти в порт пк не могут?
|