реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> Config у Marvell 88E1111
maxics
сообщение Aug 26 2013, 16:25
Сообщение #1


Местный
***

Группа: Участник
Сообщений: 229
Регистрация: 16-11-09
Пользователь №: 53 649



Собираемся ставить микросхему Marvell 88E1111. До этого использовали DP83865.
В даташите на Марвел описан процесс конфигурации микросхемы посредством ножек config [6:0]. В схеме на ML501 от Xilinx данные ножки соединяются следующим образом:
Config(0)-Gnd
Config(1)-Gnd
Config(2)-2V5
Config(3)-2V5
Config(4)-2V5
Config(5)-2V5
Config(6)-Led_Rx
Что это значит? Этого будет достаточно, чтобы микросхема работала в режиме GMII, Full Duplex?
Так же непонятен процесс конфигурирования других параметров - управляющие адрес и регистры?
Go to the top of the page
 
+Quote Post
vitan
сообщение Aug 26 2013, 17:40
Сообщение #2


не указал(а) ничего о себе.
******

Группа: Свой
Сообщений: 3 325
Регистрация: 6-04-06
Пользователь №: 15 887



Цитата(maxics @ Aug 26 2013, 20:25) *
В даташите на Марвел описан процесс конфигурации микросхемы посредством ножек config [6:0].

Лучше, пожалуй, и не скажешь... sm.gif
Go to the top of the page
 
+Quote Post
vadimp61
сообщение Aug 26 2013, 18:45
Сообщение #3


Знающий
****

Группа: Участник
Сообщений: 599
Регистрация: 28-08-08
Из: Ростов папа
Пользователь №: 39 872



http://electronix.ru/forum/index.php?showtopic=114944
качайте схему, может поможет понять что к чему.
Go to the top of the page
 
+Quote Post
Konst_777
сообщение Aug 26 2013, 20:01
Сообщение #4


Знающий
****

Группа: Свой
Сообщений: 549
Регистрация: 1-06-05
Пользователь №: 5 644



Цитата(maxics @ Aug 26 2013, 19:25) *
...Что это значит?...

смотрим в Table 30 и подставляем значения из Table 28:
Код
Config(0) = Gnd          =>    PHYADDR[2:0] = 3'b000
Config(1) = Gnd          =>    {ENA_PAUSE, PHYADDR[4:3]} = 3'b000
Config(2) = 2V5          =>    ANEG[3:1] = 3'b111
Config(3) = 2V5          =>    {ANEG[0], ENA_XC, DIS_125} = 3'b111
Config(4) = 2V5          =>    HWCFG_MODE[2:0] = 3'b111
Config(5) = 2V5          =>    {DISFC, DIS_SLEEP, HWCFG_MODE[3]} = 3'b111
Config(6) = Led_Rx       =>    {SEL_TWSI, INT_POL, 75/50 OHM} = 3'b010

Теперь смотрим в Table 31, что означают конфигурации битов:
PHYADDR[4:0] = 5'b00000
ENA_PAUSE = 1'b0
ANEG[3:0] = 4'b1111
ENA_XC = 1'b1
DIS_125 = 1'b1
HWCFG_MODE[3:0] = 4'b1111
DISFC = 1'b1
DIS_SLEEP = 1'b1
SEL_TWSI = 1'b0
INT_POL = 1'b1
75/50 OHM = 1'b0
Go to the top of the page
 
+Quote Post
maxics
сообщение Aug 27 2013, 15:13
Сообщение #5


Местный
***

Группа: Участник
Сообщений: 229
Регистрация: 16-11-09
Пользователь №: 53 649



Спасибо! Разобрался.
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 9th August 2025 - 19:01
Рейтинг@Mail.ru


Страница сгенерированна за 0.01344 секунд с 7
ELECTRONIX ©2004-2016