|
Cyclone V SoC + DDR3, Подскажите по доступу |
|
|
|
Jun 2 2014, 07:44
|
Участник

Группа: Участник
Сообщений: 36
Регистрация: 12-11-12
Пользователь №: 74 345

|
Вроде бы потихоньку решается вопрос, только приходится вручную писать файл *pin_locations.tcl и запускать его перед компиляцией проекта. "set_location_assignment PIN_G23 -to DDR3_mem_a[14]" вот самый простой пример описания нужного пина. После этого в пин планнере этот пин стал отображаться и такая строка появилась в .qsf файле.
|
|
|
|
|
Jun 2 2014, 08:36
|
Участник

Группа: Участник
Сообщений: 36
Регистрация: 12-11-12
Пользователь №: 74 345

|
У меня ноги прописаны по мануалу для моей борды(Helio CycloneVSoC), при чем изначально из пин планнера нельзя было назначить данные ноги, только после компиляции проекта в графе "Fitter location" им автоматически было присвоено назначение, при чем правильное, а вот графа "location" была пуста, пока я не создал и скомпилил необходимый файлик.
|
|
|
|
|
Jul 3 2014, 08:06
|
Участник

Группа: Участник
Сообщений: 36
Регистрация: 12-11-12
Пользователь №: 74 345

|
Подскажите пожалуйста еще один момент, я сделал так как советовал warrior-2001, добавил свои компоненты в проект, в том числе и PLL (Quartus, Mega-wizard), теперь при запуске системы PLL просто не запускается, в чем могут быть причины конфликта?
Сообщение отредактировал Serb1987 - Jul 3 2014, 08:52
|
|
|
|
|
Jul 8 2014, 14:42
|
Участник

Группа: Участник
Сообщений: 36
Регистрация: 12-11-12
Пользователь №: 74 345

|
Еще раз обращаюсь к общественности за помощью, теперь вопрос касательно моста FPGA-to-HPS а именно шины Avalon-MM. Я пытаюсь записывать и вычитывать из памяти посредством собственного Авалон мастера(вернее 2-х, на запись и на чтение), так вот меня интересует почему waitrequest может все время висеть в 1, и не давать возможности произвести какие либо манипуляции с шиной. Заранее спасибо за помощь.
|
|
|
|
|
Jul 9 2014, 07:13
|
Участник

Группа: Участник
Сообщений: 36
Регистрация: 12-11-12
Пользователь №: 74 345

|
Я точно так же использую FPGA-to-HPS SDRAM Interfase, только 6 каналов (3 на запись, 3 на чтение), и не бёрстами, а поэлементно, только я не понял какое значение должно быть у burstcount если я пишу данные поэлементно шириной 32 бита?
|
|
|
|
|
Jul 9 2014, 16:31
|
Частый гость
 
Группа: Свой
Сообщений: 75
Регистрация: 10-12-04
Из: spb
Пользователь №: 1 435

|
Я использую http://www.altera.com/support/examples/nio...-avalon-mm.html там есть возможность отключить burst, когда я отключил у меня не заработало, я не встал разбираться, а включил обратно.
|
|
|
|
|
Jul 11 2014, 09:46
|
Участник

Группа: Участник
Сообщений: 36
Регистрация: 12-11-12
Пользователь №: 74 345

|
Все сделал именно так, все проверил и тем не менее авалон упорно молчит, а waitrequest = '1' все время. Подскажите пожалуйста где нужно снимать ресет с этого порта при помощи HPS?
Сообщение отредактировал Serb1987 - Jul 11 2014, 10:42
|
|
|
|
|
Jul 17 2014, 09:22
|
Участник

Группа: Участник
Сообщений: 36
Регистрация: 12-11-12
Пользователь №: 74 345

|
Блин, проблема на проблеме, теперь с Авалоном... Подскажите будьте добры, почему может не быть сигнала readdatavalid, вернее он все время в 0 и данные с шины не поступают? Waitrequest работает относительно моего read. Пытался изначально читать поэлементтно, потом пробовал бёрстами - не работает. Код library ieee; use ieee.std_logic_1164.all; use ieee.numeric_std.all;
entity avalon_read is generic (hor_res : natural:= 360; ver_res : natural:= 288 ); port (clk : in std_logic; reset : in std_logic; fifo_write : out std_logic; fifo_full : in std_logic; -- read master avm_read_master_read : out std_logic; avm_read_master_address : out std_logic_vector (29 downto 0); avm_read_master_readdata : in std_logic_vector (31 downto 0); avm_read_master_waitrequest : in std_logic; avm_read_readdatavalid : in std_logic; data_out : out std_logic_vector (31 downto 0); burstcount : out std_logic_vector (7 downto 0) ); end avalon_read;
architecture Behavioral of avalon_read is
signal pix_cnt : natural := 0; signal str_cnt : natural := 0; signal quad_cnt : natural := 0; signal addr_0 : natural := 0; signal addr_1 : natural := 0; signal addr_2 : natural := 0; signal addr_3 : natural := 0;
signal avm_read : std_logic := '0'; signal wr_fifo : std_logic := '0';
-- state machine states type read_states_T is (idle, running, stopping);---- signal read_state : read_states_T;
-- extra read master signals signal read_address : natural; -- the current read address
begin
------------------------------------------------------------------------------- -- THE READ MASTER STATE MACHINE -------------------------------------------------------------------------------
read_FSM: process (clk, reset, read_state, avm_read_master_waitrequest) begin if reset = '0' then read_state <= idle; elsif rising_edge (clk) then---------------------- case read_state is when idle => if fifo_full = '0' and avm_read_readdatavalid = '0' then read_state <= running; avm_read_master_address <= std_logic_vector(to_unsigned(read_address, 30)); burstcount <= "00000010"; else read_state <= idle; end if; when running => if avm_read_master_waitrequest = '0' then read_state <= stopping;
else read_state <= running; end if; when stopping => -- if avm_read_readdatavalid = '1' then read_state <= idle; if quad_cnt = 3 then quad_cnt <= 0; if pix_cnt = hor_res-1 then pix_cnt <= 0; if str_cnt = ver_res-1 then str_cnt <= 0; else str_cnt <= str_cnt+1; end if; else pix_cnt <= pix_cnt +1; end if; else quad_cnt <= quad_cnt+1; end if; -- else -- read_state <= stopping; -- end if; end case; end if; end process;
process(clk, reset, fifo_full, read_state, quad_cnt, avm_read_master_waitrequest) begin if reset = '0' then fifo_write <= '0'; elsif falling_edge(clk) then if (quad_cnt = 3 and read_state = running and fifo_full = '0' and avm_read_master_waitrequest = '0') then ---- avm_read_readdatavalid = '1' fifo_write <= '1'; else fifo_write <= '0'; end if; end if; end process;
addr_0 <= (pix_cnt*2 + str_cnt*2*(hor_res*2))*4;--+ 500000000 addr_1 <= (pix_cnt*2+1 + str_cnt*2*(hor_res*2))*4; addr_2 <= (pix_cnt*2 + (str_cnt*2+1)*(hor_res*2))*4; addr_3 <= (pix_cnt*2+1 + (str_cnt*2+1)*(hor_res*2))*4;
read_address <= addr_0 when quad_cnt = 0 else addr_1 when quad_cnt = 1 else addr_2 when quad_cnt = 2 else addr_3 when quad_cnt = 3;
data_out(31 downto 24) <= avm_read_master_readdata(15 downto 8) when quad_cnt = 0;---UL data_out(23 downto 16) <= avm_read_master_readdata(15 downto 8) when quad_cnt = 1;---UR data_out(15 downto 8) <= avm_read_master_readdata(15 downto 8) when quad_cnt = 2;----LL data_out(7 downto 0) <= avm_read_master_readdata(15 downto 8) when quad_cnt = 3;-----LR avm_read_master_read <= '1' when read_state = running and fifo_full = '0' else '0';
end Behavioral;
Сообщение отредактировал Serb1987 - Jul 17 2014, 09:25
|
|
|
|
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0
|
|
|