По адресу
http://www.mct.net/faq/spi.html приведены две возможные схемы подключения SPI-устройств к контроллеру - сквозная (по принципу JTAG), и параллельная. Хотелось бы выслушать авторитетные мнения на тот счёт, какая их них лучше. Умом я, конечно, понимаю, что каскадирование вызовет задержку на
Fclk/(общая_ширина_сдвиговых_регистров)... а как быть с другими возможными "граблями"? Скажем, имеет ли значение максимальное число
TTL/
CMOS-нагрузок при
паралелльном соединении, особенно в плане
CLOCK и
MOSI, и как обычно осуществляется согласование устройств (ADC) с различной максимальной частотой интерфейса?
Не возникнет ли без буферных элементов bus contention? И есть ли где-то в Инете грамотная схема буферизации SPI-подключения?
Также интересно, как следует поступать с
pull-up-резисторами на каждом из перечисленных вариантов.
Сообщение отредактировал dryadae - Nov 3 2006, 20:37