реклама на сайте
подробности

 
 
> ТРАНСЛЯЦИЯ ПАРАЛЛЕЛЬНОЙ ШИНЫ В LVDS
Ariel
сообщение Aug 14 2008, 08:47
Сообщение #1


Знающий
****

Группа: Свой
Сообщений: 820
Регистрация: 12-05-08
Из: Israel
Пользователь №: 37 440



Я новичок в FPGA, так что сильно не бейте за глупый вопрос.
Возникла необходимость сделать на FPGA ALTERA преобразователь четырех 40 разрядных параллельных шин данных в сигналы LVDS и обратного восстановления этих же шин на выходе. То есть должно быть 2 FPGA: шифратор и дешифратор. Максимальная частота параллельной шины 225 mGz (сигнал с выхода Sii9135 от SILICON IMAGE). Начальство хочет применить FPGA серии CYCLON3 (EP3C16F484C8N), для которых в даташит указано: dedicated diff. output drivers can transmit at up to 840 Mbps.
Вопрос: сколько дифференциальных линий LVDS необходимо для такого преобразования? И нет ли другой серии ALTERA, которая лучше подходит для такой задачи (меньше нужно линий LVDS), а по цене не дороже (или ненамного дороже EP3C16F484C8N)?
Как я понимаю, для такой задачи можно применить стандартую мегафункцию квартуса SERDES?
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 16th August 2025 - 12:30
Рейтинг@Mail.ru


Страница сгенерированна за 0.0137 секунд с 7
ELECTRONIX ©2004-2016