реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> джиттер логики sn74auc/aup2g34, собственно где бы взять число оценочное в граммах (пикосекундах)
bloody-wolf
сообщение Feb 7 2018, 06:17
Сообщение #1


Местный
***

Группа: Свой
Сообщений: 220
Регистрация: 15-05-09
Пользователь №: 49 132



Дратути товарищи!
Треба конвертнуть клок от LVCMOS 3.3V TCXO в вид ULVCMOS 1.2V. сначала рассматривал идею тупо поделить на конденсаторах (пока держу ее в голове и смотрю еще варианты).

Собственно вопрос, если я поставлю неинвертирующий буфер например 74aup2g, запитаю его от 1.2В, буду пихать ему на вход 3.3В сигнал, какой я получу дополнительный джиттер к тому сигналу, который подам? просто понимать порядки. Частота исходного сигнала 40Мег, фазовый джиттер исходного 0.3пс...1.0пс макс.
Go to the top of the page
 
+Quote Post
MegaVolt
сообщение Feb 7 2018, 07:32
Сообщение #2


Знающий
****

Группа: Свой
Сообщений: 779
Регистрация: 3-01-05
Из: Минск
Пользователь №: 1 783



Цитата(bloody-wolf @ Feb 7 2018, 09:17) *
Дратути товарищи!
Треба конвертнуть клок от LVCMOS 3.3V TCXO в вид ULVCMOS 1.2V. сначала рассматривал идею тупо поделить на конденсаторах (пока держу ее в голове и смотрю еще варианты).

Собственно вопрос, если я поставлю неинвертирующий буфер например 74aup2g, запитаю его от 1.2В, буду пихать ему на вход 3.3В сигнал, какой я получу дополнительный джиттер к тому сигналу, который подам? просто понимать порядки. Частота исходного сигнала 40Мег, фазовый джиттер исходного 0.3пс...1.0пс макс.
Буфер добавит джиттер. Сколько большой вопрос ибо производитель не пишет обычно такие вещи на логику.

Я бы просто поделил на резистивном делителе.
Go to the top of the page
 
+Quote Post
bloody-wolf
сообщение Feb 7 2018, 08:42
Сообщение #3


Местный
***

Группа: Свой
Сообщений: 220
Регистрация: 15-05-09
Пользователь №: 49 132



Цитата(MegaVolt @ Feb 7 2018, 10:32) *
Буфер добавит джиттер. Сколько большой вопрос ибо производитель не пишет обычно такие вещи на логику.

Я бы просто поделил на резистивном делителе.


Ну вот я уже тоже начинаю к этому склоняться. Стесняюсь спросить, а деритель на резисторах шумов много добавит, или это пренебрежимо мало?
Go to the top of the page
 
+Quote Post
Tpeck
сообщение Feb 7 2018, 09:16
Сообщение #4


Местный
***

Группа: Свой
Сообщений: 307
Регистрация: 14-03-06
Пользователь №: 15 243



Цитата(bloody-wolf @ Feb 7 2018, 11:42) *
Ну вот я уже тоже начинаю к этому склоняться. Стесняюсь спросить, а деритель на резисторах шумов много добавит, или это пренебрежимо мало?

Какие номиналы планируете использовать?
Go to the top of the page
 
+Quote Post
bloody-wolf
сообщение Feb 7 2018, 09:43
Сообщение #5


Местный
***

Группа: Свой
Сообщений: 220
Регистрация: 15-05-09
Пользователь №: 49 132



Цитата(Tpeck @ Feb 7 2018, 12:16) *
Какие номиналы планируете использовать?


поха хз, наверно что-нибудь типа 150 / 100 ом
Go to the top of the page
 
+Quote Post
rloc
сообщение Feb 7 2018, 11:10
Сообщение #6


Узкополосный широкополосник
******

Группа: Свой
Сообщений: 2 316
Регистрация: 13-12-04
Из: Moscow
Пользователь №: 1 462



Цитата(bloody-wolf @ Feb 7 2018, 09:17) *
Частота исходного сигнала 40Мег, фазовый джиттер исходного 0.3пс...1.0пс макс.

Обычные TCXO имеют большие шумы (по вашим данным это видно), испортить их практически невозможно, ни дополнительным буфером, ни делителем.

Цитата(bloody-wolf @ Feb 7 2018, 09:17) *
Собственно вопрос, если я поставлю неинвертирующий буфер например 74aup2g, запитаю его от 1.2В, буду пихать ему на вход 3.3В сигнал

Можно, при наличии делителя перед буфером. Но буфер в любом случае хорошо поставить, или несколько параллельно по входам для раздачи сигнала разным потребителям. Буфер обеспечит дополнительную развязку между TCXO и потребителем (несколькими), особенно если речь идет о шумном входе FPGA. Делитель хорошо брать низкоомным, до 500 Ом, а если TCXO не позволяет, то желательно скомпенсировать входную емкость буфера по аналогии с щупами осциллографов.
Go to the top of the page
 
+Quote Post
Tpeck
сообщение Feb 7 2018, 13:18
Сообщение #7


Местный
***

Группа: Свой
Сообщений: 307
Регистрация: 14-03-06
Пользователь №: 15 243



Цитата(bloody-wolf @ Feb 7 2018, 12:43) *
поха хз, наверно что-нибудь типа 150 / 100 ом

Генератор справится с такой нагрузкой?
У генератора сколько приемников планируется?
Go to the top of the page
 
+Quote Post
bloody-wolf
сообщение Feb 7 2018, 13:31
Сообщение #8


Местный
***

Группа: Свой
Сообщений: 220
Регистрация: 15-05-09
Пользователь №: 49 132



в итоге решил поставить клок буфер, si53306, в него будет приходить напрямую 3.3В, а с него будет 3 канала, один честный 1.8В, а два других, как по даташиту резистивным делителем 1.8 -> 1.2В ,вроде и на диджи все есть. это собственно для фпаги и для двух АЦП. Похоже у AD мода иметь пик-пик клок в 1.3В макс. в своих чипах. Спасибо за советы.
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 16th April 2024 - 23:04
Рейтинг@Mail.ru


Страница сгенерированна за 0.02382 секунд с 7
ELECTRONIX ©2004-2016