CaPpuCcino, не уверен, что подойдет, но очень бы хотелось.
На opencores.org есть товарищ Ke Xu, который написал проект
H.264/AVC Baseline Decoder.
Утверждает, что написано с нуля без использования сторонних Си-исходников. Все написано в чистом RTL (без использования SoC-процессоров).
Цитата
For better understanding of nova design, you can refer to the following documents:
1) Ke Xu, "Power-efficient Design Methodology for Video Decoding", PhD thesis, The Chinese University of Hong Kong, 2007.
2) Ke Xu, T. M. Liu, J. I. Guo, C. S. Choy, “Methods for Power/throughput/area Optimization of H.264/AVC Decoding”, Journal of Signal Processing Systems, 2009, DOI 10.1007/s11265-009-0408-6.
3) Ke Xu, C. S. Choy, “A 5-stage Pipeline, 204 Cycles/MB, Single-port SRAM Based Deblocking Filter for H.264/AVC”, IEEE Transactions on Circuits and Systems for Video Technology, vol. 18, issue 3, pp. 363 – 374, 2008.
4) Ke Xu, C. S. Choy, “A Power-efficient and Self-adaptive Prediction Engine for H.264/AVC Decoding”, IEEE Transactions on VLSI Systems, vol. 16, issue 3, pp. 302 - 313, 2008.
5) Ke Xu, C. S. Choy, C. F. Chan, K. P. Pun, “Power Efficient VLSI Realization of Complex FSM for H.264/AVC Bitstream Parsing”, IEEE Transactions on Circuits and Systems, Part II, vol. 54, issue 11, pp. 984 – 988, 2007.
6) Ke Xu, C. S. Choy, C. F. Chan, K. P. Pun, “Priority-based Heading One Detector in H.264/AVC Decoding”, EURASIP Journal on Embedded Systems, vol. 2007, Article ID 60834.
7) Ke Xu, C. S. Choy, “Low-power H.264/AVC Baseline Decoder for Portable Applications”, International Symposium on Low Power Electronics and Design, pp. 256 - 261, Sept. 2007, Oregon, USA.
You may send me an email to ask for my PhD thesis, while you can find other documents by Google or from IEEE website.
Полагаю, некоторые из его тезисов могут оказаться полезными.
Хочу их заполучить, но нет доступа на IEEE. В сети нашел только один или два из них.
Добавлю. Не смотря на то, что все тезисы связаны с декодирование видео и в частности с H.264, насколько я понял, упор делается на эффективный стиль кодирования в плане производительности/энергопотребления.
Хотя, наверное, все эти его тезисы есть в том или ином виде в обозначенном вами Reuse Methodology Manual for System-on-Chip Design или Low Power Methodology Manual тех же авторов.