Столкнулся с тем, что у мк LPC1756 объединены EINT0 и вход в ISP (порт 2.10). Получается, что после RESET (по любой причине) и при наличии на входе 0 (а 0 будет давать некий внешний концевик устройства), мк будет входить в ISP режим.
Как я понимаю в данном случае можно использовать дополнительный выход мк для того, чтобы управляя транзистором разрешать появление 0 на входе ISP только после того, как внутренний бут загрузчик провел проверку состояния P2.10.
Неужели все так усложнено?
|