реклама на сайте
подробности

 
 
> Калибратор для генератора 950МГц ... 1735 МГц, Разработка схемы
Dimka78
сообщение Jul 21 2015, 06:11
Сообщение #1


Участник
*

Группа: Участник
Сообщений: 25
Регистрация: 18-07-15
Пользователь №: 87 617



Добрый день.

Поставили задачу разработать схему калибратора для генератора ВЧ сигналов 950МГц ... 1735 МГц, с шагом подстройки 0,1 Гц.
Особо в ВЧ части я не силён, однако задачу решать надо.

Решил действовать классически: Радиотракт -> АЦП -> FPGA. Однако знаний элементной базы ВЧ части, не позволяет быстро найти составляющие компоненты по отдельности для радио тракта, и остановился на готовых решениях:
AD9361
LMS6002D
LMS7002M

Однако у LMS6002D: Frequency Resolution (Using 41MHz PLL reference clock) 2,4Гц MAX.
У AD9361: LO Frequency Step = 2,4 Гц (Typically)
У LMS7002M: Frequency Resolution (Using 52 MHz PLL reference clock) 24,8 Гц MAX.

Могу ли я использовать внешний PLL для задания частоты LO для AD9361, LMS6002D или LMS7002M? (Чтобы добиться шага подстройки в 0,1 Гц).
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 21st July 2025 - 08:04
Рейтинг@Mail.ru


Страница сгенерированна за 0.01345 секунд с 7
ELECTRONIX ©2004-2016