Добрый день.
Пытаюсь законстренить SPI интерфейс для начала, но столкнулся со следующей проблемой:
Вот есть кусочек SPI интерфейса. Клок генерится не напрямую с PLL, а с помощью регистра.
Хочу для начала написать констрейны на выход.
Код примерно такой:
Код
NET "Data 1" OFFSET = OUT 8 ns AFTER ClkIn REFERENCE_PIN "Clkout" RISING;
NET "CS" OFFSET = OUT 8 ns AFTER ClkIn REFERENCE_PIN "Clkout" RISING;
Но загвоздка в том, что анализ ведется включая время за которое от входного клокового пина через PLL клок приходит на тактовый вход выходных триггеров и валит эти ограничения.
Как это обойти и как правильно это законстрейнить?