Добрый день! Нужно сделать FSK модулятор
Есть 2 таблицы IQ составляющих для синуса, соответственно для частоты Fmark(для единичного бита) и Fspace(для 0-го бита) Частота приема входных данных Fin и частота оцифровки Fd Правильно ли я понимаю, что в выходной буфер, размер которого в N=(Fd/Fin) больше входного, кладем N отсчетов из соответствующей таблицы синусов для каждого входного символа?
Если да, то как быть с разрывом фазы модулирующего синуса при смене частоты с Fmark на Fspace и ноборот?
Сообщение отредактировал rimidalv - Feb 27 2016, 10:39
|