реклама на сайте
подробности

 
 
> Вопрос по джиттеру в PLL, нужно промоделировать его влияние, PLL будет внутри ASIC
Dragon-fly
сообщение Apr 28 2016, 14:13
Сообщение #1


Участник
*

Группа: Участник
Сообщений: 31
Регистрация: 13-10-11
Из: Москва
Пользователь №: 67 720



Всем доброго времени суток.

Имею вопрос по правильному пониманию характеристик джиттера в PLL. Интересуют PLL в виде IP для интеграции в микруху, но, полагаю, что можно и на примере отдельных готовых микросхем рассуждать.

Итак, в даташитах от производителей указываются (либо не указываются) различные виды джиттеров, измеряемые в долях такта (например, peak to peak или cycle to cycle), а также в абсолютном времени (например, 100 psec).

Мне нужно промоделировать такую PLL. По реализации модели, если понятно поведение симулируемого объекта, вопросов не имею. Вопрос именно по пониманию параметров. Ведь есть ещё фильтр, который по идее и определяет долговременный джиттер. Но он в ДШ на интегрируемые PLL не охарактеризован. А абсолютные единицы джиттера - они считаются в предположении о некой тактовой частоте?

Кто бы пояснил эту кухню.

То есть какие эффекты надо заложить в модель дрожания такта? По каким правилам двигать такт туда-сюда и на сколько?
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 19th August 2025 - 04:44
Рейтинг@Mail.ru


Страница сгенерированна за 0.01318 секунд с 7
ELECTRONIX ©2004-2016