реклама на сайте
подробности

 
 
> Нужна консультация по работе с DDR3
PCBExp
сообщение Jan 16 2017, 19:00
Сообщение #1


Знающий
****

Группа: Участник
Сообщений: 578
Регистрация: 23-12-06
Из: Москва
Пользователь №: 23 823



Есть схема: ARM Cortex A9 + 2 чипа DDR3L + терминатор на LDO. Память работает на частоте 400 MHz (800 -Data Rate). Период тактовой частоты 2.5 наносекунды. Настроил САПР PCB. Вижу задержки распространения на всех сигналах которые FLY-TO (те что обходят по очереди CPU>чип1>чип2>терминатор. Задержка в диапазон от 0.39 до 0.57 наносекунды. Могу их привести к "окну" например от 0.41 до 0.42 на всех линиях. То есть разница будет 0.01 наносекунды. Это сравнительно несложно - минут 30 ручного рисования. Если нужно точнее - время растет по экспоненте biggrin.gif . Хочу понять насколько это целесообразно и если целесообразно то какое значение "разбега" задержек допустимое. Речь только про сигналы адреса/управления/клока. На линиях данных задержка везде фиксированная - 0.116 наносекунды на всех линиях.

Сообщение отредактировал PCBExp - Jan 16 2017, 19:00
Go to the top of the page
 
+Quote Post

Сообщений в этой теме


Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 31st July 2025 - 04:06
Рейтинг@Mail.ru


Страница сгенерированна за 0.01352 секунд с 7
ELECTRONIX ©2004-2016