|
AT91SAM9262 (новый, еще не объявленный чип), Промелькнула документация на AT91SAM9262 |
|
|
|
Nov 21 2005, 18:06
|
Частый гость
 
Группа: Свой
Сообщений: 165
Регистрация: 27-08-04
Из: Moscow
Пользователь №: 554

|
Залил upload/doc/at91sam9262.pdf Чип приличный, трудно придумать - чего в нем нет Однако BGA 0.5 мм, но 4 ряда
Features •Incorporates the ARM926EJ-S™ ARM® Thumb® Processor –DSP Instruction Extensions, ARM Jazelle® Technology for Java™ Acceleration –16 Kbyte Data Cache, 16 Kbyte Instruction Cache, Write Buffer –200MIPS at 180MHz –Memory Management Unit –EmbeddedICE™ In-circuit Emulation, Debug Communication Channel Support –Mid-level Implementation Embedded Trace Macrocell™ •Additional Embedded Memories –One 128 Kbyte Internal ROM, Single-cycle Access at Maximum Matrix Speed –One 80 Kbyte Internal SRAM, Single-cycle Access at Maximum Processor or Matrix Speed –Two 8 Kbyte Internal SRAM, Single-cycle Access at Maximum Matrix Speed •Dual External Bus Interface (EBI0 and EBI1) –EBI0 Supports SDRAM, Static Memory, ECC-enabled NAND Flash/SmartMedia™ and CompactFlash™ –EBI1 Supports SDRAM Static Memory and ECC Enabled NAND Flash SmartMedia •GPS Engine –14-channel, High Sensitivity, High Accuracy, Fast Acquisition –WAAS Enabled, DGPS, RTCM104 Enabled, NMEA Data Format •LCD Controller –Supports Passive or Active Displays –Up to 24 Bits per Pixel in TFT Mode, Up to 16 Bits per Pixel in TFT Mode –Up to 16M Colors in TFT Mode, Resolution up to 2048x2048, Supports Wider Screen Buffers •2D Graphics Accelerator –Line Draw, Block Transfer, Polygon Fill, Clipping, Commands Queuing •Image Sensor Interface –ITU-R BT. 601/656 External Interface, Programmable Frame Capture Rate –12-bit Data Interface for Support of High Sensibility Sensors –SAV and EAV Synchronization, Preview Path with Scaler, YCbCr Format •USB 2.0 Full Speed (12 Mbits per second) Host Double Port –Dual On-chip Transceivers –Integrated FIFOs and Dedicated DMA Channels •USB 2.0 Full Speed (12 Mbits per second) Device Port –On-chip Transceiver, 2 Kbyte Configurable Integrated FIFOs •USB OTG –Complies with the On-the-Go Supplement to the USB 2.0 Specification, Revision 1.0 –Complies with the OTG Transceiver Interface Specification, Revision 0.75a •Ethernet MAC 10/100 Base T –Media Independent Interface or Reduced Media Independent Interface –28-byte FIFOs and Dedicated DMA Channels for Receive and Transmit •Bus Matrix –Nine 32-bit-layer Matrix, Allowing a Total of 28.8Gbps of On-chip Bus Bandwidth –Boot Mode Select Option, Remap Command •Fully-featured System Controller, including –Reset Controller, Shut Down Controller –Twenty 32-bit Battery Backup Registers for a Total of 80 Bytes –Clock Generator and Power Management Controller –Advanced Interrupt Controller and Debug Unit –Periodic Interval Timer, Watchdog Timer and Double Real-Time Timer •Reset Controller (RSTC) –Based on Two Power-on Reset Cells, Reset Source Identification and Reset Output Control •Shut Down Controller (SHDC) –Programmable Shutdown Pin Control and Wake-up Circuitry •Clock Generator (CKGR) –32768Hz Low-power Oscillator on Battery Backup Power Supply, Providing a Permanent Slow Clock –3 to 20 MHz On-chip Oscillator and Two up to 240 MHz PLLs •Power Management Controller (PMC) –Very Slow Clock Operating Mode, Software Programmable Power Optimization Capabilities –Four Programmable External Clock Signals •Advanced Interrupt Controller (AIC) –Individually Maskable, Eight-level Priority, Vectored Interrupt Sources –Two External Interrupt Sources and One Fast Interrupt Source, Spurious Interrupt Protected •Debug Unit (DBGU) –2-wire UART and Support for Debug Communication Channel, Programmable ICE Access Prevention •Periodic Interval Timer (PIT) –20-bit interval Timer plus 12-bit interval Counter •Watchdog Timer (WDT) –Key-protected, Programmable Only Once, Windowed 16-bit Counter Running at Slow Clock •Two Real-Time Timer (RTT) –32-bit Free-running Backup Counter Running at Slow Clock with 16-bit Prescaler •Five 32-bit Parallel Input/Output Controllers (PIOA, PIOB, PIOC, PIOD and PIOE) –160 Programmable I/O Lines Multiplexed with up to Two Peripheral I/Os –Input Change Interrupt Capability on Each I/O Line –Individually Programmable Open-drain, Pull-up Resistor and Synchronous Output •Twenty Peripheral DMA Controller Channels (PDC) •One Advanced Encryption System (AES) –128-bit Key Algorithm, Compliant with FIPS PUB 197 Specifications –Buffer Encryption/decryption Capabilities with PDC •One Part 2.0A and Part 2.0B Compliant CAN Controller –16 Fully-programmable Message Object Mailboxes, 16-bit Time Stamp Counter •Two Multimedia Card Interface (MCI) –SDCard/SDIO and MultiMedia Card Compliant –Automatic Protocol Control and Fast Automatic Data Transfers with PDC –Two SDCard Slots for Each Controller •Two Synchronous Serial Controllers (SSC) –Independent Clock and Frame Sync Signals for Each Receiver and Transmitter –I²S Analog Interface Support, Time Division Multiplex Support –High-speed Continuous Data Stream Capabilities with 32-bit Data Transfer •One AC97 Controller (AC97C) –6-channel Single AC97 Analog Front-end Interface, Slot Assigner •Three Universal Synchronous/Asynchronous Receiver Transmitters (USART) –Individual Baud Rate Generator, IrDA Infrared Modulation/Demodulation, Manchester Encoding/Decoding –Support for ISO7816 T0/T1 Smart Card, Hardware Handshaking, RS485 Support •Two Master/Slave Serial Peripheral Interface (SPI) –8- to 16-bit Programmable Data Length, Four External Peripheral Chip Selects –Synchronous Communications at up to 90Mbits/sec •One Three-channel 16-bit Timer/Counters (TC) –Three External Clock Inputs, Two Multi-purpose I/O Pins per Channel –Double PWM Generation, Capture/Waveform Mode, Up/Down Capability •One Four-channel 16-bit PWM Controller (PWMC) •One Two-wire Interface (TWI) –Master Mode Support, All Two-wire Atmel EEPROM’s Supported •IEEE 1149.1 JTAG Boundary Scan on All Digital Pins •Required Power Supplies: –1.08V to 1.32V for VDDCORE and VDDBU –3.0V to 3.6V for VDDOSC, VDDPLL and VDDIOP0 (Peripheral I/Os) –1.65V to 3.6V for VDDIOP1 (Peripheral I/Os) and for VDDIOM0/VDDIOM1 (Memory I/Os) •Available in a 320-ball LFBGA Package
|
|
|
|
|
 |
Ответов
(1 - 14)
|
Nov 22 2005, 10:42
|

Участник

Группа: Свой
Сообщений: 65
Регистрация: 13-07-04
Пользователь №: 320

|
Мда, девайс очень интересный... Судя по периферии - ориентация на всякие там хендхелды и гаджеты. Вот только BGA с шагом 0.5 - хреново. Да и эрраты у атмела маленькикми не бывают  К примеру, я интересовался, будут ли ревизии AT91RM9200 с исправлениями - ответ отрицательный.
--------------------
NO! - I mean, no, Klogg. This crown is the only thing that you cannot have. -- Hoborg
|
|
|
|
|
Nov 27 2005, 20:30
|
Гуру
     
Группа: СуперМодераторы
Сообщений: 2 065
Регистрация: 11-01-05
Из: Москва
Пользователь №: 1 892

|
А вот это уже интереснее http://arm.convergencepromotions.com/catalog/471.htmComing Q4/2005 - CSB638 based on AT91SAM9262 (ARM926EJS core)На самом сайте когента ничего нет http://www.cogcomp.com/csb_arm.htmЕсли появился такой анонс - значит, как минимум удалось забутить этот AT91SAM9262. Есть шанс, что жить будет. Вообще камень фантастический. И самое интересное там - две внешние шины + 9-layers Matrix 9 x 100M x 32-bit words! Это куда круче, чем портативные ARM с DDR. Если не ошибаюсь, это первый камень, заточенный под портативные устройства, с двумя внешними шинами. Еще интересное место: The SDRAM Controller supports a read or write burst length of one location. It keeps track of the active row in each bank, thus maximizing SDRAM performance, e.g., the application may be placed in one bank and data in the other banks. So as to optimize performance, it is advisable to avoid accessing different rows in the same bank. Эх, если бы оттуда GPS выкинуть, да вместо него универсальный DSP какой-нибудь, хотя бы средний - всем компетиторам Atmel (начиная с Philips LPC3000) можно было бы тушить свет, сливать воду, etc. При условии, что errata будет не длинее самого user manual. P.S. Заметим, выложенный файл датирован 30 ноября 2005 года - "Водка Зверь: завтрашнее похмелье уже сегодня!"
|
|
|
|
|
Dec 4 2005, 23:31
|
Гуру
     
Группа: СуперМодераторы
Сообщений: 2 065
Регистрация: 11-01-05
Из: Москва
Пользователь №: 1 892

|
Цитата(vm1 @ Dec 5 2005, 02:05)  А можете пояснить в чем прелесть двух шин, для чего задумано? Пропускная способность по памяти. На одну шину - основную память. На другую шину - память LCD + память, в которую от камеры пишется. При больших разрешениях 600 х 800 и пр. получим очень приличный выигрыш по скорости.
|
|
|
|
|
Dec 5 2005, 20:22
|
Знающий
   
Группа: Свой
Сообщений: 521
Регистрация: 13-05-05
Из: Москва
Пользователь №: 4 978

|
Цитата(Evgeny_CD @ Dec 5 2005, 02:31)  На одну шину - основную память.
На другую шину - память LCD + память, в которую от камеры пишется.
При больших разрешениях 600 х 800 и пр. получим очень приличный выигрыш по скорости. Тоесть, если я экран не использую то мне пользы не будет. А можно две SDRAM приделать на две шины?
|
|
|
|
|
Aug 23 2006, 09:34
|
Группа: Новичок
Сообщений: 12
Регистрация: 19-01-06
Пользователь №: 13 378

|
всем драсте. у меня нет доступа на фтп, а доку хочется поиметь... может её кто-нить выложить на рапиду или что-нить подобное?
|
|
|
|
|
Aug 23 2006, 11:26
|
Знающий
   
Группа: Свой
Сообщений: 995
Регистрация: 3-06-05
Пользователь №: 5 713

|
Цитата(Evgeny_CD @ Dec 5 2005, 03:31)  Цитата(vm1 @ Dec 5 2005, 02:05)  А можете пояснить в чем прелесть двух шин, для чего задумано?
Пропускная способность по памяти. На одну шину - основную память. На другую шину - память LCD + память, в которую от камеры пишется. При больших разрешениях 600 х 800 и пр. получим очень приличный выигрыш по скорости. Пропускная способность хорошая, а частота процессора всего лишь 200MHz. Явный перекос, или маркетинг, млин... Хотя бы 400-500MHz сделали.
|
|
|
|
|
Aug 23 2006, 14:04
|
Группа: Новичок
Сообщений: 12
Регистрация: 19-01-06
Пользователь №: 13 378

|
шпасиба  правда я уже в другом месте нашел  но всё равно шпасиба...
|
|
|
|
|
  |
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0
|
|
|